首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   639篇
  免费   17篇
  国内免费   15篇
系统科学   22篇
丛书文集   39篇
教育与普及   27篇
理论与方法论   3篇
现状及发展   11篇
综合类   569篇
  2024年   1篇
  2023年   5篇
  2022年   5篇
  2021年   8篇
  2020年   6篇
  2019年   8篇
  2018年   2篇
  2017年   5篇
  2016年   7篇
  2015年   8篇
  2014年   25篇
  2013年   15篇
  2012年   38篇
  2011年   42篇
  2010年   35篇
  2009年   28篇
  2008年   37篇
  2007年   48篇
  2006年   42篇
  2005年   39篇
  2004年   27篇
  2003年   35篇
  2002年   26篇
  2001年   33篇
  2000年   23篇
  1999年   17篇
  1998年   15篇
  1997年   19篇
  1996年   16篇
  1995年   15篇
  1994年   11篇
  1993年   4篇
  1992年   8篇
  1991年   3篇
  1990年   5篇
  1989年   3篇
  1988年   4篇
  1987年   1篇
  1986年   1篇
  1985年   1篇
排序方式: 共有671条查询结果,搜索用时 20 毫秒
211.
AVR单片机中的SPI接口   总被引:3,自引:0,他引:3  
SPI接口通讯主要用于单片机和外设以及单片机与单片机之间的高速数据传送,在控制领域有广泛的应用.介绍了AVR单片机SPI接口的工作原理,然后以ATMEL公司生产的AT90S4433单片机和AT45D081A存储器芯片为例具体介绍AVR单片机中SPI接口的使用,最后给出了在实际应用中的几点体会.  相似文献   
212.
本文提出了在STD总线环境下进行存储器扩充的方案,通过引用STD总线的MEMEX线和STD总线I/O模板上的SEGMENT线,相当于各扩充了一条地址线,因而可将存储容量从64K分别扩展到128K。又论证了同时采用MEMEX线和SEGMENT线,可将寻址范围扩展到256K。  相似文献   
213.
在分析维特比译码器回溯算法的基础上,归纳出回溯算法的规律,提出了双读出回溯(DRTB)算法。计算表明,DRTB算法在不增加硬件开销的情况下,使回溯运算速度达到原来的4倍。本文还介绍了基于DRTB算法幸存路径存储器单元(SMU)的ASIC结构和物理设计。对半导体集成电路的测试表明,本文提出的DRTB算法及电路结构是成功的。  相似文献   
214.
基于ADSP-21160的FLASH接口应用设计   总被引:1,自引:0,他引:1  
介绍了用FLASH作ADSP-21160的引导加载存储器的引导加载问题,包括创建.ldr文件,硬件电路设计等。并以对ADSP-21160的外部口FLASH进行在线编程为例,着重介绍了如何编写加载驱动程序。  相似文献   
215.
张光寅  孙骞 《科学》1995,47(3):39-42
  相似文献   
216.
介绍编程器光电耦合接口电路设计和汇编程序。  相似文献   
217.
基于运算模糊算子(∧,·)和(∨,·)的基础上,提出了一类新的关联存储器模型(MAMs),而且证明了基于运算模糊算子(∧,·)的MAMs处理扩张性噪声和基于运算模糊算子(∨,·)的MAMs处理消减性噪声是非常有效的.同时能得到优于传统存储模型的MAMs.  相似文献   
218.
80C51单片机与IC卡SLE4442的接口设计   总被引:1,自引:0,他引:1  
文章介绍了Ic卡SLE4442的结构和工作原理,并通过实例阐述了80C51单片机与IC卡SLEA442的接口设计。  相似文献   
219.
基于多端口存储器的高速信号处理系统结构   总被引:1,自引:0,他引:1  
多处理器间的多端口存储器互连网络形式具有低传输延迟和易于控制的特点 ,能满足信号处理大数据量、大运算量和实时处理的要求。结合流水线处理和并行处理 ,采用层次结构和模块化设计 ,实现了一种基于多端口存储器互连网络的多处理器信号处理系统结构。系统具有较好的扩展性、重建性和灵活性  相似文献   
220.
在应用非易失存储器AT24C64过程中,发现丢失数据的原因是由于CPU在上电与断电过程中,欠电压导致CPU失控,输出端口产生无数个干扰脉冲,干扰脉冲的组合生成了AT24C64的有效写命令,于是破坏了AT24C64的数据.该研究从两方面采取措施:(1)使用CD4051,CD4024的组合条件来控制AT24C64的写允许门-↑WTP,如同给写允许门—-↑WP加锁;(2)采用上电与断电时电压监测电路,一旦电源电压低于4.7V时,使CPU复位,消除CPU失控状态,以保证AT24C64的3根信号线稳定,进而保证了内部数据的安全性.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号