全文获取类型
收费全文 | 535篇 |
免费 | 11篇 |
国内免费 | 13篇 |
专业分类
系统科学 | 8篇 |
丛书文集 | 22篇 |
教育与普及 | 7篇 |
理论与方法论 | 1篇 |
现状及发展 | 16篇 |
综合类 | 505篇 |
出版年
2023年 | 1篇 |
2022年 | 1篇 |
2021年 | 8篇 |
2020年 | 3篇 |
2019年 | 4篇 |
2018年 | 4篇 |
2017年 | 6篇 |
2016年 | 5篇 |
2015年 | 7篇 |
2014年 | 23篇 |
2013年 | 18篇 |
2012年 | 24篇 |
2011年 | 11篇 |
2010年 | 24篇 |
2009年 | 34篇 |
2008年 | 47篇 |
2007年 | 35篇 |
2006年 | 38篇 |
2005年 | 30篇 |
2004年 | 19篇 |
2003年 | 21篇 |
2002年 | 12篇 |
2001年 | 19篇 |
2000年 | 15篇 |
1999年 | 19篇 |
1998年 | 12篇 |
1997年 | 18篇 |
1996年 | 18篇 |
1995年 | 11篇 |
1994年 | 13篇 |
1993年 | 16篇 |
1992年 | 7篇 |
1991年 | 6篇 |
1990年 | 6篇 |
1989年 | 10篇 |
1988年 | 4篇 |
1987年 | 7篇 |
1986年 | 1篇 |
1983年 | 1篇 |
1980年 | 1篇 |
排序方式: 共有559条查询结果,搜索用时 0 毫秒
1.
王慧强 《现代科技译丛(哈尔滨)》1996,(4):35-40
磁盘阵列是用于满足对存储系统性能和高可靠性要求的基本工具。通过适当地选择数据组织方法,能使磁盘阵列适用于特定的环境。本文从数据组织方法及性能和可靠性权衡地磁盘阵列进行较深入全面的讨论。 相似文献
2.
模拟和验证了一种低成本的,以标准CMOS工艺为基础,无需对原工艺流程进行改动的高压工艺技术。讨论了低压器件中的各种击穿机理,相应提出了高压器件中所做出的改进,列举了该工艺技术中所用的特殊版图;对此工艺的应用性进行了二维的工艺和器件模拟;将模拟结果与实际测试结果进行了比较,验证了这种高压工艺技术的实用性。 相似文献
3.
本文在比较了CMOS和CCD的工作原理和各自的优缺点之后,通过对索尼公司应用CMOS作为感光芯片的摄像机的发展趋势研究,提出专业摄像机换“心”时代,即将来临。 相似文献
4.
5.
复接器是光纤通信系统的重要组成部分。文章采用CSMC-HJ0.6μmCMOS工艺设计,工作速率为622Mb/s的4∶1复接器。为了适应高速电路设计的需要,采用源级耦合场效应管逻辑(SCFL)电路形式和树型结构,分析和设计了复接器的系统结构和单元电路,并用SmartSpice进行了仿真。仿真结果表明,电路的工作速率可以达到622Mb/s,且其它各项指标均可达到要求。 相似文献
6.
从理论上阐述了无时延平均功耗和有时延平均功耗之间的单调递增关系, 用计算速度快的无时延理想电路功耗作为计算速度慢的有时延实际电路功耗的评估标准, 并给出了它在电路平均功耗快速估计、最大功耗快速估计和电路测试功耗快速优化三个领域中的应用. 提出了一种先用无时延功耗对较长的输入向量对序列进行快速压缩、再用压缩序列快速模拟出平均功耗(或最大功耗)的新方法. 与直接用未压缩序列进行模拟的传统方法相比, 实验结果表明: 对于平均功耗快速估计, 在保证估计精度(误差小于3.5%)的前提下, 将模拟速度提高了6~10倍; 对于最大功耗快速估计, 在保证估计精度(误差小于5%)的前提下, 将模拟速度提高了6~8倍. 在测试功耗快速优化领域, 与测试功耗直接优化法和现有的Hamming距离优化法相比, 无时延功耗优化法的优化效率最高, 它可以用较少的时间(缩短为 16.84%), 取得较好的优化效果(测试功耗降低35.11%). 相似文献
7.
实现了基于FPGA与USB的CMOS图像获取与采集系统的设计.介绍了成像系统的结构、CMOS图像获取时序的VHDL程序实现、包含FPGA控制及USB固件与VC接口界面程序等在内的数据传输通路设计以及Direct Draw数字图像的显示等.实验结果表明,成像系统工作正常,数据传输满足USB接口规范与设计要求. 相似文献
8.
肖红霞 《佛山科学技术学院学报(自然科学版)》2008,26(2):65-67
阐述了BIOS与CMOS的关系,对系统BIOS故障引起死机和CMOS造成的死机故障分别进行分析,并给出了各自的处理措施,探讨了BIOS设置选项注意的问题。 相似文献
9.
CMOS集成电路闩锁效应的形成机理和对抗措施研究 总被引:6,自引:0,他引:6
钱敏 《苏州大学学报(医学版)》2003,19(4):31-38
以反相器电路为例。介绍了CMOS集成电路的工艺结构;采用双端pnpn结结构模型,较为详细地分析了CMOS电路闩锁效应的形成机理;介绍了在电路版图级、工艺级和电路应用时如何采用各种有效的技术手段来避免、降低或消除闩锁的形成。这是CMOS集成电路得到广泛应用的根本保障。 相似文献
10.
基于CMOS APS的微型数字式太阳敏感器 总被引:4,自引:0,他引:4
研制了一种适用于微型航天器的两轴数字式太阳敏感器,其光学系统由CMOS APS图像传感器和MEMS工艺制作的孔阵列结构光线引入器组成.敏感器外形尺寸68 mm×68 mm×58 mm, 质量小于300 g, 功耗低于2.5 W, 更新率优于2 Hz.该文介绍了CMOS APS图像传感器的优势及其在太阳敏感器中的应用,以及所研制微型太阳敏感器的系统硬件、软件设计.对微型太阳敏感器样机进行了标定,结果表明微型太阳敏感器在±64°视场以内精度优于0.1°, ±10°视场以内精度优于0.02°. 相似文献