排序方式: 共有77条查询结果,搜索用时 15 毫秒
21.
本文运用Verilog语言,采用自顶向下的电子系统设计方法,在QuartusⅡ5.0软件环境下,将设计的数字频率计分为5个功能模块分别是分频模块、控制模块、计数模块、锁存模块和显示模块,然后将这五个模块一起生成最终的顶层文件,利用CPLD器件实现了量程自转换,测量精度较高,可以正确显示的数字频率计的设计。 相似文献
22.
采用阶梯波法,测试了声级计的时间平均声级,即等效连续声级Leq功能,并对实测值和理论值进行比较.结果表明,实验标准差不大于0.053dB,实测值和理论值相差不大于0.10dB.说明采用该方法测试声级计Leq功能准确度和稳定性较好,可作为测试声级计Leq功能的一种有效方法. 相似文献
23.
24.
基于Multisim9.0简易数字频率计的设计与仿真 总被引:4,自引:0,他引:4
Multisim9.0作为国际上流行的电子电路辅助设计和分析软件,其强大的虚拟仪器库和软件仿真功能,为电路设计提供了先进、高效的设计平台。本文以简易数字频率计为例,介绍其工作原理、硬件电路设计和仿真过程。 相似文献
25.
频率是电量的基本参数之一,频率的测量比较重要。测量的方法有多种,其中数字频率计具有精确高,使用方便,测量迅速,以及便于实现测量过程自动化等优点。数字频率计是近代电子技术领域的重要测量工具之一,同时也是其他许多领域广泛应用的测量仪器。这是基于计数器原理的频率计,使用液晶显示屏显示。采用AT90C2051芯片进行计数。在规定的基准时间内把脉冲数记录下来,换算成频率并以数字形式显示出来。 相似文献
26.
饶成明 《无锡职业技术学院学报》2008,7(3):23-25
在对三种测频方法进行分析的基础上,介绍了基于EDA技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。 相似文献
27.
本文主要论述了利用CPLD进行测频计数,单片机实施控制实现多功能频率计的设计过程.该频率计利用CPLD来实现频率、周期、脉宽和占空比的测量计数,利用单片机完成整个测量电路的测试控制、数据处理和显示输出. 相似文献
28.
本文通过对综合设计实验中的"等精度数字频率计"教学方法研究,探讨了如何激发学生兴趣,正确把握各阶段设计要点,并结合几种方案的设计与思考,开拓学生的创新思路.力求使学生在"理论-实践-研究"的过程中,得到自身素质的完善与综合能力的提高. 相似文献
29.
本文详细讲述了频率数字方式测量的基本原理,并采用常规74HC系列数字逻辑芯片与MCS-51系列单片机设计了TTL/COMS信号频率计,测量频率覆盖了常用的1Hz~40MHz频率段,测量精度较高,整机性价比较高,能够满足数字电路开发以及单片机系统开发的常规应用要求。 相似文献
30.
金孟树 《温州大学学报(自然科学版)》1998,19(3):43-44
本文主要介绍自动换挡频率计.在测频过程中,将每位计数器的计数信号作为被测信号频率范围的判断信号,以实现自动换挡的功能. 相似文献