全文获取类型
收费全文 | 4261篇 |
免费 | 75篇 |
国内免费 | 112篇 |
专业分类
系统科学 | 122篇 |
丛书文集 | 150篇 |
教育与普及 | 78篇 |
理论与方法论 | 141篇 |
现状及发展 | 12篇 |
研究方法 | 1篇 |
综合类 | 3944篇 |
出版年
2024年 | 7篇 |
2023年 | 15篇 |
2022年 | 22篇 |
2021年 | 34篇 |
2020年 | 24篇 |
2019年 | 24篇 |
2018年 | 15篇 |
2017年 | 29篇 |
2016年 | 34篇 |
2015年 | 59篇 |
2014年 | 146篇 |
2013年 | 131篇 |
2012年 | 153篇 |
2011年 | 200篇 |
2010年 | 231篇 |
2009年 | 282篇 |
2008年 | 340篇 |
2007年 | 299篇 |
2006年 | 252篇 |
2005年 | 258篇 |
2004年 | 240篇 |
2003年 | 275篇 |
2002年 | 208篇 |
2001年 | 217篇 |
2000年 | 133篇 |
1999年 | 116篇 |
1998年 | 118篇 |
1997年 | 93篇 |
1996年 | 91篇 |
1995年 | 78篇 |
1994年 | 50篇 |
1993年 | 51篇 |
1992年 | 48篇 |
1991年 | 38篇 |
1990年 | 37篇 |
1989年 | 48篇 |
1988年 | 16篇 |
1987年 | 17篇 |
1986年 | 13篇 |
1985年 | 1篇 |
1984年 | 1篇 |
1983年 | 1篇 |
1982年 | 1篇 |
1980年 | 1篇 |
1947年 | 1篇 |
排序方式: 共有4448条查询结果,搜索用时 15 毫秒
781.
基于Web的协同编著系统的设计 总被引:2,自引:1,他引:1
根据CSCW的基本原理及Web的特点,分析了在Web上实现CSCW系统的可能性及存在的问题,提出了在Web上实现协同编著系统的协作需求,并给出了相应的系统模型,同时着重讨论了系统的集中中式和分布式和结合的存储结构及采用多个HTTP服务器实现用户感知的通信机制。 相似文献
782.
金向阳 《浙江师范大学学报(自然科学版)》2000,23(Z1):159-160
介绍了应用同比较器实现地址译码电路的基本原理及电路的设计方法.结果表明,这种方法应用于接口电路设计会带来较大的方便. 相似文献
783.
介绍如何利用 SIEMENS的 TD200文本显示器和S7-216可编程控制器强大的通讯和控制功能实现使用一台变频器对三台水泵机组的自动控制,并给出了系统框图和部分PLC程序。 相似文献
784.
随着计算机网络的发展,使得信息安全的需求日益增强。通过使用ISAPI(因特网服务应用编程接口)过滤器保护系统的存储安全,通过SSL(安全套接层)实现信息的传输安全,从而给出基于IIS(因特网信息服务器)的一种信息妄全策略,并通过实例验证了策略的可行性。 相似文献
785.
电能计量自动抄报系统中的通讯设计 总被引:1,自引:0,他引:1
讨论了电能计量自动抄报系统中的通讯问题及实现方法,给出了上位机与下位机采用SNP-X协议进行串行通信的实例。 相似文献
786.
杜智华 《新疆师范大学学报(自然科学版)》2000,(4)
本文对套接口编程中的一些核心概念进行了分析。这些概念涉及到套接口的建立机制、传输层端口号、协议地址、套接口系统调用函数调用等概念。 相似文献
787.
介绍了MGLS12864液晶显示器的工作原理、指令格式及其在多功能参数显示仪表中应用的接口电路。详细阐述了整个仪表原理和硬件框图。给出了汉字显示时的软件框图及部分驱动子程序。 相似文献
788.
主要阐述了一种通过网络对各个分局的门进行监控的智能门禁系统的硬件设计,详细说明了系统组成、硬件原理及接口。该系统已在C市电信局运行,结果表明该系统设计合理,运行稳定可靠。 相似文献
789.
提出了一种通用的可编程双模分频器,电路主要由3部分组成: 9/8预分频器,8位可编程计数器和ΣΔ调制器构成。通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能。9/8预分频器采用提高的TSPC动态触发器实现,而可编程分频器和调制器采用数字综合后布局布线的方法实现。基于SMIC 0.18μm 1.8V 电源CMOS工艺的SpectreVerilog仿真表明:它能在分频比56-2 047范围内工作,最大工作频率大于2GHz,消耗的电流小于4mA,适合应用在高性能的频率综合器中。 相似文献
790.
针对无线视频通讯H.264编码器关键技术VBSME VLSI实现,提出了一种低复杂度结构,该结构由宏块输入缓存器,17×16 蛇形扫描寄存器阵列, 8×8 PE阵列,4×4 SAD加法树和四步可变块运动矢量生成器组成。在有效保持所有的H.264宏块特性的基础上,相对于宏块级的VBSME结构,通过采用新提出的四步可变块运动矢量生成器和双时钟频率调谐技术,主要的数据通道宽度缩减到25%, 硬件代价缩减到37%,关键路径延时由9.8?ns减少到8.2?ns,功耗约降低了50.3%。 相似文献