首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3534篇
  免费   56篇
  国内免费   69篇
系统科学   45篇
丛书文集   133篇
教育与普及   99篇
理论与方法论   24篇
现状及发展   9篇
综合类   3349篇
  2024年   15篇
  2023年   60篇
  2022年   63篇
  2021年   68篇
  2020年   70篇
  2019年   48篇
  2018年   19篇
  2017年   45篇
  2016年   56篇
  2015年   101篇
  2014年   235篇
  2013年   199篇
  2012年   260篇
  2011年   283篇
  2010年   296篇
  2009年   293篇
  2008年   306篇
  2007年   238篇
  2006年   201篇
  2005年   177篇
  2004年   123篇
  2003年   140篇
  2002年   116篇
  2001年   79篇
  2000年   53篇
  1999年   31篇
  1998年   22篇
  1997年   9篇
  1996年   11篇
  1995年   4篇
  1994年   5篇
  1993年   4篇
  1992年   9篇
  1991年   1篇
  1990年   7篇
  1989年   4篇
  1988年   5篇
  1987年   3篇
排序方式: 共有3659条查询结果,搜索用时 31 毫秒
951.
李振江 《科技信息》2010,(20):I0303-I0303
根据公路施工的特点,加强施工现场管理,是工程施工成功的重要因素,在施工中将各要素进行科学、合理地安排,在一定的时间和空间内有组织、有计划、有秩序地开展施工,是施工企业管理的首要方法.  相似文献   
952.
本文以105国道热再生工程为实例,介绍了沥青路面现场热再生方式,详述了再生方案设计、施工工艺以及施工时应注意的问题,为同类热再生工程提供技术借鉴和参考。  相似文献   
953.
FPGA器件及其开发系统是开发VLSI数字专用集成电路(ASIC)的新技术,它以其高容量、高速度、现场可灵活编程的特点,倍受数字系统设计工程师的欢迎,本文通过一个实例介绍其开发设计的全过程.  相似文献   
954.
本文叙述并分析了500kV平繁送电线路工程淮河大跨越风振水平的现场测试。  相似文献   
955.
PROFIBUS-DP现场总线的应用   总被引:4,自引:0,他引:4  
结合已开发的采用PROFIBUS-DP总线技术的水电厂机组控制系统,介绍了现场总线技术,以及如何实现PROFIBUS总线和I/O接口通信的相关技术,系统的下位机采用Siemens公司的新型简单从站协议芯片SPM2。上位机采用安装了专用PROFIBUS通信卡CP5611的PC机,较好地实现了系统的分布性、可靠性与可扩展性。  相似文献   
956.
深部高应力松软岩层稳定性监测及实验研究   总被引:5,自引:1,他引:5  
深部开采中巷道维护理论与浅部有十分明显的区别。这种差别的根源在于岩石赋存环境上的差异,尤其是深部高应力条件下岩石表现出十分特殊的力学行为。通过对宁夏石嘴山一矿38区+600m轨道巷的工程地质调查、岩石力学实验、围岩变形与应力观测等,获得了宝贵的数据信息,为现场进行工业化试验和最终解决采掘接续和安全开采提供了科学依据。  相似文献   
957.
采用DSP(数字信号处理器)+FPGA(现场可编程逻辑门阵列)+FLASH组成被动雷达导引头中的信号处理系统,该系统能有效地提高导引头的目标跟踪精度.由于采用了DSP,很好地实现了实时性;又由于采用了FPGA,使得系统集成度高、可靠性好、易于修改、使用灵活,因此具有较强的实用价值和参考价值。  相似文献   
958.
《创新科技》2005,(9):58
我国首台交通违法行为自助处理机近日在京投入试运行。这套设备的应用将提高执法站处理非现场违法行为的效率,节省前来办理非现场违法行为的司机的等待时间。  相似文献   
959.
将Profibus和AS-i现场总线连接到Profibus现场总线网络中,构成一种先进的总线型控制系统,系统的先进性在秦港大型翻车机系统中得到证实。  相似文献   
960.
直接序列扩频信号快速捕获   总被引:8,自引:0,他引:8  
提出一种新的基于频域并行搜捕法的改进型快捕电路结构.该结构利用设计复用技术实现FFT单元和IFFT单元的复用;通过软件计算本地伪码FFT,并将其结果存储在ROM中,使硬件规模大幅减少;采用并行设计提高系统的运算速度;采用块浮点算法提高动态范围和运算精度.整个快捕电路由一块FPGA XC2V3000-5实现,工作时钟为29 ns,精度为1/4码片情况下,伪码捕获仅需4.145 ms.仿真和测试结果验证了设计的正确性.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号