首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   54篇
  免费   2篇
丛书文集   1篇
现状及发展   2篇
综合类   53篇
  2016年   1篇
  2015年   1篇
  2014年   5篇
  2013年   3篇
  2012年   4篇
  2011年   3篇
  2010年   6篇
  2009年   2篇
  2008年   1篇
  2007年   3篇
  2006年   4篇
  2005年   6篇
  2004年   7篇
  2003年   3篇
  2002年   3篇
  2001年   1篇
  1995年   1篇
  1987年   1篇
  1986年   1篇
排序方式: 共有56条查询结果,搜索用时 31 毫秒
21.
针对剩余数系统需要大动态处理范围的问题,提出了一个新的4基数模集合,并给出了相应的剩余数至二进制数转换算法和硬件实现。该算法采用4基数模集合{2n-1,2n 1,2n,22n-1-1},模集合动态范围达到5n-1位,算法基于新中国剩余数定理2实现,乘法逆元简单,硬件电路主要基于加法器构成。与同类模集合反向转换器相比,文中提出的转换器电路明显减小了电路延迟,有效地提高了集成度。  相似文献   
22.
高阶∑△ADC的抽取滤波器的设计   总被引:1,自引:1,他引:0  
通过优化和改进梳状滤波器结构,采用FIR补偿滤波器以补偿通带衰减,并合理安排硬件电路以节省面积,设计了一种高速、低功耗高阶∑△ADC中的抽取滤波器.应用Matlab进行电路仿真,该滤波器阻带衰减为-65 dB,通带纹波为±0.05 dB,过渡带为0.454fs~0.583fs.经过VerilogXL和系统验证,该滤波器完全满足∑△ADC的系统要求.  相似文献   
23.
基于FPGA的流水线技术设计与实现   总被引:2,自引:0,他引:2  
本文以一个16阶FIR滤波器设计为例,讨论了在FPGA中设计流水线加法器、乘法器及FIR滤波器的设计方法,并对性能进行比较,说明了流水线设计方法能较好地提高运算速度。  相似文献   
24.
加法运算在计算机中是最基本的,也是最重要的运算。传统的快速加法器是使用超前进位加法器,但其存在着电路不规整,需要长线驱动等缺点。文章提出了采用二叉树法设计加法器的方法,用该方法实现的加法器,具有电路规整、易于扩展及速度快等优点。  相似文献   
25.
为解决用电设备高稳定性以及高可靠性的恒定电流问题, 设计了一套恒流源系统。设计通过低灵敏度功率放大管冗余并联的方法提高了系统的可靠性, 通过高精度基准电压源以及基于加法器采样的电流串联负反馈方法提高系统的稳定性。同时对影响功率放大管功耗均衡的因素进行了系统分析, 选用功率三极管2N3055进行多管并联均流, 并通过风洞式一体化散热器对功率三极管进行等温梯度散热, 实现了恒流源系统的功耗均衡。实验结果表明, 系统能在保证较高的可靠性和低于0.982‰(输出电流50A时)稳定度的同时, 输出0~50 A连续可调的大电流, 输出功率达到了350 W, 实现了功耗均衡。  相似文献   
26.
直接数字频率合成(Direct Digital Frequency Synthesize,简称DDs)技术具有频率分辨率高、变频速度快、变频相位连续、相位噪声低等很多优点,因而被广泛用于雷达、通信等领域。本文在分析DDS原理的基础上,提出了基于FPGA设计DDS信号发生器的方案。并经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得设置和优化DDS的功能非常快捷和方便,具有很大的灵活性。  相似文献   
27.
针对三值光学计算机的特点, 利用其运算器可重构、数据位数众多、MSD 加法器无进位延时等优点, 设计并实现了一种用于三值光学计算机的40 位乘法例程. 该例程采用三值光学计算机中通用的MSD数表示数值, 通过三值逻辑中的M变换产生部分积, 再运用两两相加迭代的计算方法对部分积进行了MSD加法求和, 得到乘积, 其中M变换采用了一种比较特殊的快速变换实现方案, 而部分积的MSD 加法求和则采用流水技术来实现. 详细给出了这个乘法例程的具体实现步骤和模拟实验细节, 并与电子计算机中类似的乘法器做了运算复杂度对比分析.  相似文献   
28.
介绍了采用蒙哥马利模乘法算法和指数的从右到左的二进制方法,并根据大整数模乘法运算和VLSI实现的要求进行改进的RSA处理器,在提供高速RSA处理能力的同时,可抵抗某些定时分析攻击和功耗分析攻击.该RSA处理器在其模乘法器中使用了CSA(进位保留加法器)结构以避免长进位链,并采用一种新型(4∶2)压缩器结构以减少面积和延迟.提出了信号多重备份的方法,解决信号广播带来的大的负载和线长问题.数据通路的设计采用一种基于多选器的动态重构方法,其模乘法器可以执行一个1 024位的模乘幂运算,也可以并行执行2个512位的模乘幂运算,从而支持基于中国剩余定理的加速策略.  相似文献   
29.
并行加法器的研究与设计   总被引:1,自引:0,他引:1  
首先介绍了常用并行加法器的设计方法,并在此基础上采用带进位强度的跳跃进位算法,通过逻辑综合和布局布线设计出了一个加法器。分析和比较表明,该加法器不仅速度快于超前进位加法器,而且面积和功耗均小于超前进位加法器。  相似文献   
30.
在超前进位加法器基本单元电路及其组合方案优化设计的基础上,将微电子工艺水平制约下的速度、面积、功耗约束经分析归纳转化为超前进位加法器全面优化的结构参数约束,推导出了组位数ljm模块层数Mj与门电路最大扇入Nfanin(max)、扇出Nfanout(max)的约束公式.公式给出了超前进位加法器结构参数(ljm、Mj)在优化设计中的约束,为超前进位加法器的优化设计规则奠定了基础.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号