全文获取类型
收费全文 | 1083篇 |
免费 | 27篇 |
国内免费 | 37篇 |
专业分类
系统科学 | 34篇 |
丛书文集 | 44篇 |
教育与普及 | 1篇 |
理论与方法论 | 1篇 |
现状及发展 | 3篇 |
综合类 | 1064篇 |
出版年
2023年 | 7篇 |
2022年 | 4篇 |
2021年 | 14篇 |
2020年 | 10篇 |
2019年 | 6篇 |
2018年 | 5篇 |
2017年 | 4篇 |
2016年 | 12篇 |
2015年 | 13篇 |
2014年 | 20篇 |
2013年 | 19篇 |
2012年 | 34篇 |
2011年 | 25篇 |
2010年 | 51篇 |
2009年 | 72篇 |
2008年 | 80篇 |
2007年 | 95篇 |
2006年 | 77篇 |
2005年 | 70篇 |
2004年 | 82篇 |
2003年 | 90篇 |
2002年 | 84篇 |
2001年 | 58篇 |
2000年 | 62篇 |
1999年 | 41篇 |
1998年 | 17篇 |
1997年 | 24篇 |
1996年 | 19篇 |
1995年 | 11篇 |
1994年 | 6篇 |
1993年 | 10篇 |
1992年 | 7篇 |
1991年 | 2篇 |
1990年 | 4篇 |
1989年 | 4篇 |
1988年 | 5篇 |
1987年 | 1篇 |
1986年 | 2篇 |
排序方式: 共有1147条查询结果,搜索用时 0 毫秒
231.
基于串行消息传递机制的LDPC码译码算法研究 总被引:5,自引:1,他引:4
在介绍LDPC码概念和基于洪水消息传递机制和积译码算法的基础上,引入基于串行消息传递机制的LDPC译码算法.该串行译码算法可基于校验节点或变量节点一定的顺序进行消息处理和传递,保证更新的消息能够快速进入迭代过程,从而改善消息传递的收敛特性;同时充分利用消息间相互关联的特点,融合消息传递步骤,可以降低所需的存储容量.分析了两种串行译码算法的算法复杂度,证明基于校验节点的串行译码算法能在很大程度上简化译码复杂度,并对比洪水译码算法,在AWGN信道下进行了性能仿真,仿真结果表明两种串行译码算法都使译码性能得到明显提高. 相似文献
232.
文章针对时间交织模数转换器(time-interleaved analog-to-digital converter, TIADC)通道间采样时间失配误差的校准,提出了基于最小均方(least mean square,LMS)自适应迭代提取采样时间误差的通用方法,并据此设计了一种基于互相关原理的反馈式校准结构,该结构可实现过奈奎斯特频域的宽带宽单频输入信号的校准,且适用于任意通道数;建立了一个1 GS/s的12-bit TIADC模型以仿真验证,当输入信号归一化频率fin/fs=0.474时,校准后的有效位数(effective number of bits,ENOB)从4.64 bits提高到11.96bits。该文对于此类反馈式全数字后台校准技术的实现具有借鉴意义。 相似文献
233.
数字在屏幕显示控制核的设计与FPGA实现 总被引:6,自引:0,他引:6
设计了一种数字在屏幕显示(On Screen Display,OSD)控制核,在水平和垂直扫描信号同步下,根据用户软件设置字符及位图的显示属性,合成OSD图像数据,与输入视频叠加显示.利用现场可编程门阵列(Fied Programmable Gate Array,FPGA)进行验证和性能测试,并通过温度实验,工作稳定可靠.将其应用于一款军用液晶显示器(Liquid Crystal Display,LCD),解决了实际问题.该OSD控制核的特点在于把基于字符和位图的两种OSD图像生成方法融合在一起,功能得到增强,生成了图文信息丰富的OSD图像,串、并行两种用户接口提高了系统兼容性. 相似文献
234.
设计了一个10 bit,100 Ms/s视频模拟前端IP核,并用台积电(TSMC)0.18μm 1.8/3.3 V互补金属氧化物半导体(CMOS)纯数字工艺进行了仿真.电路中模拟部分采用3.3 V电源电压,仿真结果显示当输入信号为18 MHz,信号幅度为满幅(单端1 V,差分2 V)时,输出信号信号-噪声-失真比(SNDR)为60 dB.整个电路的功耗为73 mA,版图面积为2 mm×2.5 mm. 相似文献
235.
介绍了一种应用于高速高精度流水线模数转换器的数字后台校准技术.该技术基于2.5位/级的开关电容式MDAC结构,在前2级MDAC引入用于携带误差信息的随机序列,利用信号相关理论在数字域中通过累加、平均的方法提取出这些误差信息,并在最终的数字输出端补偿.该技术能够有效地减少由于电容失配和增益有限性等非理想因素的影响,提高系统的性能;同时它具有算法简单、应用灵活、不中断正常输出、工作频率高等特点.经过FPGA验证,校准后有效位数从8.5 bit提高到13.7 bit,无杂散动态范围从52.7 dB提高到108.4 dB. 相似文献
236.
宽带ADC低抖动时钟驱动电路的分析与设计 总被引:1,自引:0,他引:1
提出采用小信号模型对时钟驱动电路中由热噪声引起的时钟抖动进行分析,并提出采用多级准无穷负载差分放大器结构以有效地实现低抖动.通过Cadence Spectre RF的瞬态噪声仿真,可以得到时钟抖动值,在输入频率变化时将仿真结果与手工推导的结果相比较,推导的公式能较好地预测时钟驱动电路的时钟抖动.设计的时钟驱动电路达到了输入频率100 MHz、幅度为480 mV下时钟抖动仅为193 fs,可以应用于高性能模数转换器. 相似文献
237.
为实现导弹整流罩壁厚的测量,介绍了在VB6.0环境下发挥PC机RS-232串口的作用,使用串行通讯控件MSCornm构成数据采集时间间隔为0.1秒的测量控制系统,介绍了控制系统软件中一些关键环节的处理过程。 相似文献
238.
本文以典型的串行生产线为研究对象,在分析生产系统模型的基础上研究其性能优化方法。计算了系统性能指标并分析了其与生产系统各项参数的基本关系。在遗传算法的基础上,设计了一种串行生产线性能优化问题的求解算法。利用Matlab软件的矩阵计算和图形绘制能力,开发了生产系统性能优化软件,实现了对于串行生产线进行分析和快捷优化功能。在满足生产率要求的约束下,给出了最小化生产线建造成本,包括机器购置成本,缓冲区成本以及在制品库存成本。 相似文献
239.
冯德民 《陕西师范大学学报(自然科学版)》1994,(4)
用中、小规模集成电路芯片给出了吨公里表的设计原理图,叙述了各部分的工作过程,为实现对载重车定量管理提供了科学依据. 相似文献
240.
本文系统地阐述了网络并行电法仪系统的基本原理和特点。网络并行电法仪实现了勘探测线上电位变化的同步阵列测量,完成了自然电场、一次场和二次场的全电场时空观测,将电法勘探野外数据采集归纳为AM法和ABM法二种采集模式,实现了海量电法数据采集,大大提高了野外数据采集效率。所采集数据可同时进行二极、三极和四极等多种装置的视电阻率与激电法参数等数据解析,大量的非温纳冗余信息,可实现电法数据的静校正和共中心点叠加功能。完全电场的电流、电位数据处理与反演是今后电法勘探的发展方向。 相似文献