首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   72篇
  免费   0篇
  国内免费   1篇
系统科学   2篇
丛书文集   6篇
综合类   65篇
  2023年   1篇
  2020年   1篇
  2018年   2篇
  2017年   1篇
  2016年   5篇
  2014年   4篇
  2013年   6篇
  2012年   7篇
  2011年   2篇
  2010年   2篇
  2009年   3篇
  2008年   11篇
  2007年   4篇
  2006年   5篇
  2005年   6篇
  2004年   2篇
  2002年   1篇
  2001年   2篇
  1998年   1篇
  1997年   2篇
  1996年   1篇
  1995年   1篇
  1990年   1篇
  1987年   1篇
  1983年   1篇
排序方式: 共有73条查询结果,搜索用时 234 毫秒
31.
近年来,乙型肝炎在人群中的发病率有明显增高的趋势,乙肝五项的检查对乙型肝炎传播的正确诊断和有效治疗至关重要,我们采用乙肝五项试剂盒对普查对象及门诊患者进行检查,结果报告如下:  相似文献   
32.
设计了一种嵌入于FPGA芯片的锁相环,实现了四相位时钟、倍频、半整数可编程分频、可调节相位输出功能,满足对于FPGA芯片时钟管理的要求.锁相环采用了自偏置结构,拓展了锁相环的工作范围,缩短了锁定时间,其阻尼系数以及环路带宽和工作频率的比值都仅由电容的比值决定,有效地减小了工艺、电压、温度等对电路的影响.锁相环采用0.18μm CMOS数字工艺,嵌入复旦大学自主研发的FPGA芯片FDP-Ⅱ,经过流片验证,实现了工作频率范围10~600 MHz,整体电路功耗仅为29 mW,锁定时间小于4μs,峰峰值抖动小于±145 ps.  相似文献   
33.
提出了以谐波平衡技术为平台,基于RF电路中MOS晶体管PDE模型的混合域瞬态包络仿真算法,解决了将MOS晶体管的PDE模型与表征电路系统的ODE耦合在一起进行数值求解的问题,并以一个功放电路为例说明了这种仿真技术的有效性。  相似文献   
34.
试验证明高效盖草能以亩用量15克于杂草5对期内一次喷药,能较长时期控制禾本科杂草,且对棉花安全.  相似文献   
35.
MCM互连延时宏模型和物理参数   总被引:1,自引:0,他引:1  
该文给出了MCM互连延时的宏模型.用此宏模型研究了延时与MCM互连物理参数的关系,得出芯片之间的平均距离、负载数是影响MCM性能的重要参数.  相似文献   
36.
对贵州师范大学人文社会科学研究人员2000~2006年发表的期刊论文,从论文年代分布、核心期刊发文率、各学科领域论文分布、论文被引频次分布、作者被引频次分布、高被引论文、高被引作者、《人大复印报刊资料》系列转载等方面进行了全面的统计分析,比较客观地揭示和描述了新世纪初贵州师范大学人文社会科学研究与发展的基本状况。  相似文献   
37.
储罐液位超高容易引起安全事故并导致经济损失,为了避免长输管道站场的储罐液位发生超高而引起事故的发生,在储罐上需安装高液位开关,当储罐液位达到设定的上限值时通过及时报警处理即可预防事故的发生.外贴式超声波液位开关由于其具有可靠性强、稳定性高、安装简易等优点被广泛应用于石储化工液位检测与控制领域,其技术越来越先进,成为液位测量与报警中的主要仪表之一.文章详细介绍了外贴式超声波液位开关的工作原理、优缺点、适用性及在储罐上的应用.外贴式超声波液位开关作为一种新型的液位报警检测装置,在储罐液位报警检测的应用上愈来愈成熟.  相似文献   
38.
设计了一种应用于FPGA时钟管理的可变带宽锁相环.该锁相环采用开关电容滤波器实现可变电阻滤波功能,用反比N电流镜(N为反馈分频系数)来为电荷泵提供偏置,使电荷泵电流与偏置电路电流成1/N的比例关系.本文还提出了用虚拟开关减少了开关两端电压的非理想电荷效应,并设计了一种5级延时单元组成的环形压控振荡器,显著提升了输出频率范围.该锁相环实现了环路带宽与输入频率比值固定,从而使环路带宽能够自动跟随输入频率在较宽范围内变化,保证了其稳定性.本文采用CMOS 65nm数字工艺流片,电源电压为1.2V,作为时钟管理单元IP核嵌入于复旦大学自主研发的FDP5FPGA芯片中.测试表明,本文设计的PLL环路带宽在0.7MHz到13.4MHz能够跟随输入频率在18~252MHz范围内变化,输入频率与环路带宽比值近似为20,产生762MHz~1.7GHz的宽范围输出时钟,阻尼因子均方差不超过8%.  相似文献   
39.
为了适应现代FPGA中的可编程逻辑单元日益复杂化的结构,已有的CAD工具中的打包阶段的处理过程预留了很大的灵活性,然而这引起了打包阶段运行时间的显著增长.本文提出一种考虑可编程逻辑单元中共享线网的打包方法 S-AAPack.该方法先记录可编程逻辑单元中与当前打包处理相关的共享线网的信息,然后利用该记录的共享线网信息快速判断出不合法的映射,达到减少整体运行时间的目的.实验结果表明,与最新的VTR7.0相比,S-AAPack使打包阶段在运行时间方面实现了1.83倍的加速,同时不改变其输出结果在时序、面积等方面的质量.  相似文献   
40.
在软件开发技术和大学生自主学习能力评测理论指导下,开发了大学生自主学习能力评测系统,并从设计思想和设计内容方面对该系统进行了阐述.该系统的设计与研发弥补了大学生自主学习理论研究与数据整合的空白,该系统的投入使用,对自主学习相关课题的深入研究提供了很好的数据支持.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号