排序方式: 共有4条查询结果,搜索用时 15 毫秒
1
1.
2.
在全参考或者部分参考的视频质量评价算法中,由于视频序列在传输过程中总会存在丢帧、跳帧、停滞等现象,因此在视频质量评价之前进行的帧对齐处理是非常重要的步骤.提出了一种新的帧对齐算法,该方法在国际电信联盟(ITU)的ITU-T J.244和J.247的基础上,对源视频和劣化视频序列进行预处理和相关特征参数的提取,并采用类似滑动窗口的原理对二者进行相似度的运算,根据运算结果可判断是否达到帧对齐.结果表明,该方法可以明显甄别出视频序列相应帧的对齐情况,算法简单、实时性较好,具有一定的实用价值. 相似文献
3.
基于FPGA的FIR滤波器设计 总被引:4,自引:0,他引:4
在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSP Builder,给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Builder建立了实现模型,最后,给出了仿真波形、硬件验证方法和实际测量结果。 相似文献
4.
由于RISC具有流水线结构和指令多样性的特点.传统的Co-Verification方法使RISC验证工作复杂而艰巨.在用PERI,语言编写产生的随机测试机器码的基础上,利用Accellera组织提出的PSL/Sugar语言.结合Cadence公司的ABV验证工具.探讨了一种新颖的RTL级RISC模块的ABV验证模式.实验证明.该方法简单、快捷、可靠.能保证验证功能覆盖率达到100%.可以节省大量验证工作量.缩短SOC的开发周期.为加快芯片从设计到产品化的过程增加了一道安全的技术保障. 相似文献
1