首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 953 毫秒
1.
伪随机序列捷变频跳频频率合成器的研制   总被引:2,自引:1,他引:1  
研究一种跳频通信机低杂散、低相噪快速捷变频率合成器的实现途径。该合成器采用DDS芯片(AD9852)激励PLL(Q3236)的方案,控制单元采用TI公司的DSP芯片TMS320C31,将DDS极高的频率分辨力与锁相式频率合成器较高的工作频率结合起来,获得了更高的频率合成性能,其主要技术指标为:相位噪声小于-100dB/Hz(偏离载频1kHz处),杂散电平小于-60dB。  相似文献   

2.
本文设计的信号源应用于的穿墙雷达系统中。介绍了DDS+PLL信号发生原理,分析并采用DDS激励PLL方法完成系统设计。使用了直接数字频率合成器AD9898锁相环频率合成器与AD4113等高集成度芯片设计重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计,实现了频带为1~2GHz的步进频率信号源。  相似文献   

3.
本文分析了DDS与PLL的工作原理和基本结构,提出以DDS直接激励PLL的频率合成方法,给出了DDS模块、PLL模块和控制单元模块的硬件选择和具体电路设计方法。通过在EDA软件环境下进行设计及仿真,最终利用EPM570T100C、AD9910、ADF4113和ROS-1250W等芯片完成了跳频信号源硬件电路设计。经测试分析,DDS+PLL的频率合成器可输出840~960MHz、频率分辨力小于1Hz的频率信号,适用于高速跳频通信系统。  相似文献   

4.
将DDS和PLL技术在频率合成方面的优缺点相结合,设计实现了低杂散、快变频、可数字扩频的频率合成器,其测试结果及频谱图均优于传统的PLL频率合成器或单纯的DDS频率合成器.  相似文献   

5.
李萍  王裕如  潘亮 《科技信息》2009,(35):27-28
本设计利用FPGA芯片实现直接频率合成器(简称DDS)系统电路的核心部分,采用VHDL硬件描述语言完成对DDS核心电路中各个模块的设计,并设计了与DDS系统相对应的外围硬件电路。这样设计的合成器能够利用8MHz的参考时钟信号合成出频率在O~500KHz的正弦波和余弦波。由于FPGA芯片具有现场可编程的特性,所设计的DDS能够根据不同的要求进行灵活改进,同时具有高集成度、运算速度快、低功耗的特点。  相似文献   

6.
直接数字频率合成器AD9852的原理及应用   总被引:2,自引:0,他引:2  
AD9852是美国AD公司生产的新型直接数字频率合成器(DDS),是一种使用方便灵活、功能较强的芯片。这种商用集成芯片可用于本振合成回路,高精度时钟发生器等。介绍了AD9852的工作原理、功能及其在本机振荡器中的应用。  相似文献   

7.
胡煜 《科技信息》2007,(27):71-71
信号源是电子技术中重要的基本仪器,现代通信技术不断的发展,对信号源的输出波形种类、频率范围、分辨率、精确度、频谱纯度等提出了近乎苛刻的要求。传统的PLL频率合成信号源对此已无能为力。DDS采用全数字技术,具有PLL合成无可比拟的优越性能。本文介绍一种采用AD9852专用DDS芯片设计的一种高精密信号源。  相似文献   

8.
讨论了数字电视调谐器本振相位噪声,在分析直接数字频率合成器(DDS)的原理及特点的基础上,提出了一种DDS与锁相环(PLL)混合电路用于调谐器本振的方法,应用该方法可使其在所用频率点上无相位截断噪声,从而使调谐器本振的相位噪声大大改善,实验证明,该方法是有效的。  相似文献   

9.
介绍了锁相环频率合成技术的基本原理、特点及应用,并给出了一个以TDD1742T为核心芯片的UHF波段(900MHz)PLL频率合成器的设计方案.  相似文献   

10.
钟文峰  胡永忠 《科技信息》2010,(23):111-112
本文介绍了直接数字频率合成器(DDS)的原理,并通过现场可编程门阵列FPGA以查找表的方式予以实现24位DDS的方案。相对于传统的专用的数字频率合成器芯片,用高性能的FPGA器件设计符合自己需要的数字频率合成电路具有方便的控制方式和快速的置频速率等等诸多优点。  相似文献   

11.
直接数字频率合成技术在跳频通信中的应用   总被引:2,自引:0,他引:2  
介绍了跳频通信(FH)和直接数字频率合成器(DDS),分析了将直接数字频率合成器应用于跳频系统的方法和问题。  相似文献   

12.
基于AD9858的DDS+PLL频率合成器   总被引:2,自引:0,他引:2  
基于锁相频率合成技术(PLL)和直接数字频率合成技术(DDS)各有其优缺点,文章将两者结合,提出设计方案,并给出了主要的硬件电路设计,以产生符合预期要求的雷达信号。设计以AD9858为核心器件,输出DDS频率信号,为PLL提供参考输入信号。PLL中的鉴相器采用ADF4107,同时利用FPGA对两者进行方便的控制,可以获得较快的频率转换时间,相位噪声为-90dBc/Hz且杂散优于-70dBc的雷达信号。最终得到一个综合指标较高的系统。  相似文献   

13.
直接数字频率合成器(DDS)是将先进的数字处理理论与方法引入频率合成的一项新技术.本论文以AD9851芯片为核心构成的正弦波信号发生器,可以输出高分辨率、高稳定性的正弦信号,同时还可以实现频率调制(FM) 等功能.  相似文献   

14.
直接数字合成(Direct Digital Synthesis-DDS)是近年来新的频率合成(FS)技术。单片集成的DDS产品是一种可代替锁相环的快速频率合成器件。DDS是产生高精度、快速变换频率、输出波形失真小的优先选用技术。本文根据作者的实际经验,介绍AD公司DDS专用集成芯片AD9831、AD9833/9834、AD9852等芯片性能特点和典型应用。全面介绍基于DDS专用芯片的正弦波信号、三角波信号、方波信号、AM信号、FM信号、FSK信号和PSK信号的产生方法。  相似文献   

15.
本文设计了一种多环锁相频率合成器。多环锁相环路有直接数字频率合成(DDs)环路和锁相频率合成环路(PLL)组成。充分利用两个不同环路的优点.既保证了高的输出频率,又得到了较高的频率分辨率。  相似文献   

16.
直接数字式频率合成器具有频率分辨力高,相位噪声低,频谱好的优点利用该优点与倍频链相结合,成功设计了一实用电路,解决了单用DDS技术工作频率偏低的缺陷.满足了工作频率高,跳交频带宽,具有高精度频率分辨力,频谱质量好的要求.该电路应用芯片从AD9854完成L波段跳频频率合成器方案的设计.具有结构简单,体积小,工作稳定可靠,使用维护方便的特点.  相似文献   

17.
DDS技术是一种合成技术,在应用的过程中能够将一系列的数字量形式转换成为模拟量的形式。DDS在应用过程中表现出了良好的效果,其在应用过程中分辨率非常高,转换速度非常快,在一些要求高频分辨率以及设置转换度的场合得到了很好的应用,尤其是雷达和通信系统的跳频信号源中。DDS技术在频率合成方面具有其他方法无法超越的优势。文章对DDS技术的基本原理进行了分析,对DDS芯片的功能特点以及AD9852结构以及特点进行详细说明,这样对PIC单片控制AD9852提供了参考依据,在跳频频率合成器方面取得了良好的效果。  相似文献   

18.
提出一种基于DDS+PLL混合频率合成器,根据指标要求,选用DDS、PLL芯片,进行系统设计,并进行参数设定和程序设计,经测试,输出频率700~1 200 MHz,功率+6 d Bm,环路的锁定时间4 us,相噪优于-94 d Bc/Hz@1k Hz,产品跳频精度高、操作简单、体积小,改善了产品的通信质量和综合指标。  相似文献   

19.
设计了一种随钻电磁波电阻率测井仪的发射电路。在电磁波测井仪中,频率源是关键的部件,其性能的好坏直接影响着系统的整体性能。锁相式频率合成器以较高的频率精度、分辨率及频谱纯度得到广泛应用,但是当需要窄频率步进时,环路带宽需要降低,致使锁定时间变长,不能满足要求。而DDS(直接数字频率合成)的出现恰好可以弥补这一缺陷,利用高精度、低功耗的DDS芯片AD9850组成频率为2MHz和400kHz数字电路作为随钻测井仪发射源,使对相位和幅度的控制和调试更方便快捷,并设计出具体的电路,通过实验验证了此方案的可行性。  相似文献   

20.
L,S波段宽频带、低相噪混频锁相频率合成器   总被引:2,自引:0,他引:2  
分析了宽频带、低相噪锁相频率合成器的设计方法,并给出宽频带、低相噪频率合成器的设计方案.采用分段混频分频PLL频率合成器,实现了基于大规模锁相集成芯片Q3236的宽带锁相频率合成器.其输出频率为1 000~2 160 MHz,频率步进20 MHz,相位噪声优于-98 dB/Hz(偏离载频1 kHz处),杂散抑制优于60 dB,输出功率Pm>8 dB.测试结果表明,该设计有效地扩展了信号带宽,达到了极低的相位噪声.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号