首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 281 毫秒
1.
针对传统高阶级联ΣΔ调制器结构电路复杂和对运算放大器的增益和线性度要求较高的缺点,提出了一种新型的2-3两级5阶多位量化器级联ΣΔ调制器系统结构.该结构的第1级采用2阶多位量化器的低失真ΣΔ调制器结构,减小了运算放大器的非线性有限增益对调制器性能的影响.第2级采用信号传递函数等于单位增益的单环3阶ΣΔ调制器,而不是传统级联结构中1阶或2阶ΣΔ调制器,降低了电路的复杂程度.系统仿真结果表明:在最大增益为70 dB的非线性运算放大器增益、±0.2%的随机数模转换误差的非理想条件下,该调制器的最大信号噪声失真比能够达到95 dB.  相似文献   

2.
设计一种以现场可编程门阵列( FPGA )作为伪随机序列信号发生器,通过级联方式实现幅度键控( ASK)数字调制的电路实现方法。首先通过FPGA程序控制产生“0”、“1”等概的周期长度为15的伪随机基带序列,直接数字式频率合成器( DDS)电路生成模拟载波信号,输入序列与载波信号进行ASK调制,再将ASK已调信号进行包络检波,还原出数字序列。电路测试表明,利用FPGA可以产生正确伪随机序列,ASK调制解调波形与理论分析一致,具有良好的应用价值。  相似文献   

3.
介绍了一种基于FPGA的GMSK调制器的设计实现.该设计充分利用FPGA内部丰富的Block RAM资源,采用DDS查表法对GMSK基带调制信号进行了实现,然后通过正交调制将基带信号变换到所需的中频频率上.经过测试验证,本设计实现的GMSK调制信号的EVM(RMS)在6%以下,能有效的满足系统性能指标.  相似文献   

4.
过采样Sigma delta调制器的研究与仿真   总被引:2,自引:0,他引:2  
模拟 /数字变换器 ( A/D变换器 )是大规模、超大规模数模混合集成电路的重要组成部分 ,其性能价格比十分重要。过采样 sigma delta( ΣΔ) A/D变换器是一种高精度、低成本的 A/D变换器。采用过采样技术及 ΣΔ调制技术 ,对量化噪声进行整形 ,使基带内信噪比大为改善 ,从而提高了分辨率。为得到实用的高精度 A/D,讨论了一阶、二阶及高阶的ΣΔ调制器的性能特点 ,并编写 C语言程序进行行为级仿真 ,利用 MATLAB对其结果进行分析。设计了由开关电容构成的ΣΔ调制器电路 ,并给出了用电路的计算机辅助分析工具 PSpice仿真的结果及对其性能与参数关系的分析。这种 A/D变换器可广泛应用于高精度、低频带 ,如音频及视频信号处理等领域。  相似文献   

5.
基于Σ-Δ调制技术的信号发生器设计   总被引:1,自引:0,他引:1  
提出了一种新的采用ΣΔ调制和无损离散积分振荡器来产生片内模拟信号的方法.研究了电路的实现原理和噪声传递函数零点优化设计方法,运用无乘法器的梯型滤波器结构和ΣΔ调制技术避免了多位高精度乘法运算和多位D/A数模转换器硬件成本高的缺点.除一个比较器外,整个电路全部由标准CMOS工艺来实现集成,硬件成本非常低,非常适用基于可测性混合集成电路的设计.通过一个6阶实例和仿真的结果表示:6阶的信号发生器具有120 dB衰减的动态带宽.  相似文献   

6.
系统地提出了用集成模拟乘法器MC1496(双列直插式)组件实现选定的电路,总体方案设计由单元电路MC1496实现振幅调制器和利用包络二极管检波器、低通滤波器实现调幅信号的解调两大部分组成。其中第一部分电路完成不同调制系数M值的全载波调幅;第二部分是把前者输出的全载波调幅信号解调出来。从而进行各单元设计,总体调试。  相似文献   

7.
以C8051F040高性能单片机、AD9850和Altera Cyclone EPIC3T144 FPGA为核心,由控制模块、信号产生模块、放大模块、调制模块、键盘及LCD显示等模块组成的系统.实现了频率范围为20 Hz-20 MHz、步进为10 Hz.电压峰~峰值为6 yopp的正弦波信号输出;用FPGA产生的1 kHz的调制信号控制AD603放大器增益实现模拟幅度调制(AM)信号输出;根据调制信号幅度改变AD9850频率控制字实现模拟频率调制(FM)信号输出;用FPGA实现了2ASK和2PSK数字调制信号输出.  相似文献   

8.
系统地提出了用集成模拟乘法器MC1496(双列直插式)组件实现选定的电路,总体方案设计由单元电路MC1496实现振幅调制器和利用包络二极管检波器、低通滤波器实现调幅信号的解调两大部分组成.其中第一部分电路完成不同调制系数M值的全载波调幅;第二部分是把前者输出的全载波调幅信号解调出来.从而进行各单元设计,总体调试.  相似文献   

9.
设计了一个应用于0.9 V电源电压,精度达16 bit,功耗仅为300μW的音频ΣΔ调制器.调制器采用了前馈单环三阶结构,以降低整个调制器的功耗;并采用时钟自举电路以实现低电压下CMOS开关的良好导通.芯片采用SMIC 0.18μm一层多晶六层金属工艺进行设计和仿真,芯片核心部分面积为0.7 mm×0.66 mm.后仿真结果显示该调制器在20 kHz的音频信号带宽范围内信噪比可达93 dB.  相似文献   

10.
利用以肽菁铜为半导体层的有机场效应晶体管构成一个 反向放大电路作为电光调制器的调制电路, 测试了其对光信号的调制效果. 实验结果表明, 有机场效应管在低频下可实现放大功能, 为电光晶体提供驱动和调制电压, 并实现了对激光信号的调制. 根据实验结果, 对该场效应管的性能进行了分析.  相似文献   

11.
模拟调制系统中,总结起来有两种调频方法,直接调频法可以获得较大频率偏移,但频率稳定低,温漂时漂都比较大,间接调频法频率稳定高,但是电路十分复杂。针对上述传统模拟调频方法的不足,从信号调频基本原理出发进行理论推导,结合DDS技术基本工作原理进行设计,利用FPGA来实现DDS调频信号的产生。并着重介绍了DDS调频原理及电路实现过程,给出了FPGA设计的仿真和示波器测试图,整个电路硬件单元简单,稳定性好,实验结果表明该设计是有效的。  相似文献   

12.
提出了一种微控制器+U盘的FPGA脱机重构方案;采用此方案设计了SDR中一种新型通用的硬件调制平台;配合调制IP核实现了对不同类型基带信号的多种调制以及海量配置数据的脱机重构。微控制器通过扫描键盘来调用U盘内相应的配置数据对FPGA进行在线重构;FPGA根据重构数据对基带信号进行处理并发送到数字正交上变频(DUC)芯片中,实现调制信号的输出,同时把调制信息反馈给微控制器;微控制器把当前调制状态信息发送到LCD进行显示。与传统的调制方法相比:该平台功能强大、操作灵活、调制种类多、软件易升级、支持动态脱机重构,具有较高的工程应用价值。  相似文献   

13.
一种通用的可编程双模分频器   总被引:1,自引:0,他引:1  
提出了一种通用的可编程双模分频器,电路主要由3部分组成:9/8预分频器,8位可编程计数器和ΣΔ调制器构成。通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能。9/8预分频器采用提高的TSPC动态触发器实现,而可编程分频器和调制器采用数字综合后布局布线的方法实现。基于SMIC0.18μm1.8V电源CMOS工艺的SpectreVerilog仿真表明:它能在分频比56-2047范围内工作,最大工作频率大于2GHz,消耗的电流小于4mA,适合应用在高性能的频率综合器中。  相似文献   

14.
PWM(pulse width modulation)调制和ΣΔ调制方式均能将任意波形信号转化为一位比特流信号,可以作为声呐发射机的驱动信号。为对比研究这2种调制方式在声呐发射机驱动信号调制应用方面的性能,文中将理论分析通过仿真结果,从5种衡量声呐发射机驱动信号调制性能的指标着手做出评价。通过对比得出结论,在声呐发射机应用方面,两者具有相同的电效率,但ΣΔ调制具有更高的输出线性度和更小的谐波失真度。  相似文献   

15.
提出了一种通用的可编程双模分频器,电路主要由3部分组成: 9/8预分频器,8位可编程计数器和ΣΔ调制器构成。通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能。9/8预分频器采用提高的TSPC动态触发器实现,而可编程分频器和调制器采用数字综合后布局布线的方法实现。基于SMIC 0.18μm 1.8V 电源CMOS工艺的SpectreVerilog仿真表明:它能在分频比56-2 047范围内工作,最大工作频率大于2GHz,消耗的电流小于4mA,适合应用在高性能的频率综合器中。  相似文献   

16.
练峰海 《科学技术与工程》2012,12(25):6341-6345
调制是测控通信领域的一个重要概念,是通信系统的基础理论。为了克服传统调制器的局限性,本文结合调制原理, 设计了基于LabVIEW的调制器,并利用LabVIEW软件进行了模拟仿真。仿真结果表明,所设计调制器界面美观、程序简洁,通过波形图和频谱图,形象生动地从时域和频域两个角度展示调制效果,将复杂的公式图形化,将抽象的概念具体化,实现了对信号的可视化调制。  相似文献   

17.
本文设计了一种4 M-pixel/s 4通道X射线CCD读出电路.为加快读出速度,采用相同的4个通道并行处理CCD信号,每通道由2个3阶3位增量型ΣΔ模数转换器(I-ΣΔADC)交替采样CCD信号进行量化.在调制器结构中引入环路延时迁移(SLD)缓解紧张的时序.设计实例采用0.35μm 2P4M CMOS工艺实现,芯片工作在3.3V电源电压和64MHz时钟频率下,设计获得前端电路折算到输入的等效积分噪声为13.53μV,积分非线性为0.009 6%,功耗为1.35W.  相似文献   

18.
高精度Sigma-delta调制器系统设计和仿真   总被引:1,自引:0,他引:1  
提出了一种基于MATLAB/SIMULINK sigma-delta(ΣΔ)调制器系统设计与仿真的方法.该方法首先根据设计目标确定调制器的阶数、过采样率和内嵌量化器位数,优化调制器噪声传输函数NTF的零极点,调整调制器的结构系数,得到性能优化的调制器系统结构;然后通过分析调制器非理想因素,对非理想情况下的调制器基于SIMULINK进行行为级建模与仿真;最后得到调制器子模块电路参数.调制器电路级仿真结果表明由该方法得到模块参数能够有效、可靠的指导调制器的电路设计.  相似文献   

19.
根据LED显示屏的工作原理,提出了一种基于FPGA的大屏幕LED图文显示屏控制系统设计方案。系统采用移位芯片74HC595构建驱动电路,通过串行方式输出驱动信号,利用FPGA构建核心控制电路,采用Verilog HDL语言编写程序,完成显示汉字数据的读出,按照串行方式产生行、列扫描信号和控制信号,动态扫描并驱动LED显示屏。实验测试结果表明:系统可以实现汉字滚动显示,整个系统外围电路简单,易于扩展。  相似文献   

20.
在数字产品日益增长的今天,ΣΔADC的角色越来越重要,其充分利用现代VLSI高速、高集成度的优点,已经是现代实现高精度转换器的主流方向。基于MATLAB对同阶级联结构的ΣΔ调制器进行了仿真与比较,研究结果表明2-2及2-1-1结构的ΣΔ调制器,虽然阶数相同,传递函数相同,但是2-1-1结构的量化信噪比比2-2结构的量化信噪比要小。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号