首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 62 毫秒
1.
该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案.该方案采用对称结构、加法和移位代替乘法运算、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和Quartus Ⅱ软件、Matlab软件对该方案进行了仿真验证.仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法.  相似文献   

2.
基于Matlab的FIR滤波器设计及FPGA实现   总被引:2,自引:0,他引:2  
张驰  郭黎利 《应用科技》2006,33(6):83-86
FIR滤波器是一种被广泛应用的基本的数字信号处理部件.针对常用的软、硬件方法设计实现FIR滤波器存在的问题,提出采用Matlab的窗函数方法设计并在FPGA上高速并行实现严格线性相位FIR滤波器的方案.其可以方便地调熬滤波器的阶数和系数,适合不同场合的应用.通过编程调试结果表明,该设计是可靠的,可作为高速数字滤波器设计的较好方案.  相似文献   

3.
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。  相似文献   

4.
提出一种将MSD编码与CSE(共同子表达式消去法)结合起来用以优化FIR滤波器的方法。首先介绍了MSD编码概念,给出生成MSD编码的通用方法,最后给出改进的CSE算法。相较于目前大多将CSD编码与CSE相结合的研究方法,笔者提出的方法可提供更多"共同子表达式",可减少更多的加法器数目。通过实例比较,笔者提出的优化方法可节省更多的硬件资源。  相似文献   

5.
提出了采用现场可编程门阵列(FPGA)器件实现有限冲激响应(FIR)数字滤波器的方案,并以一个8阶低通FIR数字滤波器的实现为例,设计并完成软硬件仿真与验证.结果表明,电路工作正确可靠,能满足设计要求.  相似文献   

6.
基于分布式算法FIR滤波器的FPGA设计   总被引:1,自引:0,他引:1  
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。  相似文献   

7.
阐述了基于有限脉冲响应数字滤波器FIR的可编程逻辑器硬件实现的优化和改进方案.介绍了FIR滤波器原理及传统线性FIR滤波器的实现结构,提出了并行FIR滤波器的结构改进思路,详细地说明了各模块具体功能的实现及采用技术,最后给出了并行FIR的拓展应用方案.  相似文献   

8.
李泽明 《科学技术与工程》2013,13(23):6903-6906
以对激光陀螺的滤波为应用背景,利用FPGA内部RAM、ROM和乘法器IP核为核心,经过可靠的同步时序设计和稳定的逻辑控制设计,在低成本的情况下很好地实现了一种高阶滤波器的设计;并且具有良好的可移植性。使用该滤波器,极大地降低了系统成本和复杂度,可以使设计人员轻松地完成对激光陀螺的高阶滤波,而不需要提高系统硬件成本。  相似文献   

9.
根据字串行算法,使用字串行加法器、字串行乘法器和延时器基本功能模块,构建了一种基于FPGA的字串行FIR滤波器.与传统的位串行方式相比,构建的字串行FIR滤波器提高了运行速度,减少了硬件消耗,可更好的协调速度与占用面积的关系.并通过几种5阶FIR滤波器实现性能的比较,得出字长N=2的字串行FIR滤波器具有最小的面积—时间积.  相似文献   

10.
STM32F1系列处理器是ST公司推出的新一代基于cortex-M3内核的ARM处理器,能够满足工业控制、医疗、消费类等领域的应用需求.同时ST公司为STM32F10x系列推出了一套DSP函数库,能够实现常用的数字信号处理.针对STM32F10x系列,提出了一整套FIR滤波器的设计与实现方法.实验表明,在FIR滤波器设计中,整型滤波器系数完全可以替代设计得到的浮点型系数,同时,在采样率为256样点/s的情况下,128阶滤波器得到256点滤波数据的时间仅为1.5 ms,完全满足工业控制系统的设计需求.  相似文献   

11.
基于FPGA的SD转换器的设计与实现   总被引:1,自引:2,他引:1  
文章提出了一种采用Altera公司的Cyclone系列EP1C6F256C8FPGA芯片设计SD转换器的硬件电路的方法,并以一个加海明窗的160阶Fir低通数字滤波器进行数字信号处理,设计经软件仿真和硬件仿真,结果表明电路性能可靠,SD转换精度较高。  相似文献   

12.
利用FPGA实现数字锁相及频率转换   总被引:3,自引:0,他引:3  
介绍了用FPGA(现场可编程门阵列)器件实现数字锁相环路和频率转换功能,分析了数字锁相环路的基本原理及实现过程,对设计实现过程中应注意的相关问题也作了具体讨论。  相似文献   

13.
在对LMS算法进行MATLAB仿真的基础上,采用硬件描述语言VHDL和FPGA完成LMS自适应算法的硬件实现。自适应均衡器的设计采用自上向下的设计思想、串并行相结合的流水线操作方法、定点运算方法,在Quartus II 4.1平台和Stratix II系列芯片上进行了综合和仿真。结果表明,该设计结果符合要求,能实现自适应过程。  相似文献   

14.
基于DA算法的FIR滤波器硬件实现   总被引:8,自引:2,他引:8       下载免费PDF全文
高速FIR滤波器是数字接收机中中频处理的关键组成部分,传统的基于通用DSP的实现方法往往满足不了要求,而基于FPGA的硬件设计在速度上有很大的优势。因此,研究了采用DA算法的FIR硬件设计,分析了如何在逻辑资源占用和处理速度上进一步提高性能,并以16抽头8 bits FIR滤波器为例在XCS05的FPGA芯片中进行了实现。  相似文献   

15.
为了减少RS译码器所占用的现场可编程门阵列(FPGA)资源,研究了RS码的译码算法.提出了使用Actel公司的ProASIC——^PLUS系列芯片实现IP包差错控制系统中RS码的译码方案,采用码型RS(100,81)进行纠错,同时结合大运算量环节,描述了利用改进的BM算法实现译码功能的具体方案,该方案相对于传统的方案更能节约资源.实验表明,该译码器完成了IP包差错控制的要求,译码器输入码流速率可达30Mbit/s,最后介绍了ProASIC——^PLUS系列芯片的基本结构特点及用FPGA实现的关键技术。  相似文献   

16.
有源冲激响应(FIR)数字滤波器是现代数字信号处理的一个重要方法,且在很多领域得到了广泛的应用.根据TMS320F240芯片的结构特点,充分利用片内RAM,对FIR滤波器运算的指令代码进行优化,提出了一种有效的FIR滤波器实现方案.为了提高程序的运行速度,本滤波器采取的方法是,把滤波器的系数以及每次要处理的输入采样数据全部存放至片内数据区,这样可获得程序的最佳运算速度.结果表明,此方法具有快速性和准确性,可以有效地抑制变频器的谐波.  相似文献   

17.
数字匹配滤波器也称作数字相关器,文章介绍了数字匹配滤波器在FPGA上的实现方式,对于卫星通信等领域中要求的匹配长度较长而导致的器件消耗增大,讨论了资源优化的途径,并对比2种优化方式,给出了经改进后的逻辑复用的FIR结构;综合结果表明,该结构能有效地节省器件的消耗。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号