首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
L,S波段宽频带、低相噪混频锁相频率合成器   总被引:2,自引:0,他引:2  
分析了宽频带、低相噪锁相频率合成器的设计方法,并给出宽频带、低相噪频率合成器的设计方案.采用分段混频分频PLL频率合成器,实现了基于大规模锁相集成芯片Q3236的宽带锁相频率合成器.其输出频率为1 000~2 160 MHz,频率步进20 MHz,相位噪声优于-98 dB/Hz(偏离载频1 kHz处),杂散抑制优于60 dB,输出功率Pm>8 dB.测试结果表明,该设计有效地扩展了信号带宽,达到了极低的相位噪声.  相似文献   

2.
介绍了一种C波段频率源的设计和实现方法.采用数字锁相环技术实现了C波段锁相频率合成器,其输出频率为6.4 GHz,功率大于10 dBm,相位噪声优于-74.1 dBc/Hz@1kHz.该频率合成器满足设计目标,可用广泛用于各种通信和测试设备中.  相似文献   

3.
介绍了一种片内带有520 MHz高速双模前置分频器的集成锁相频率合成器芯片MB1504系列的应用方法和构成频率合成器的设计原理,以及如何实现满足要求的低相位噪声、低功耗、高可靠性的频率综合器.  相似文献   

4.
频率合成器对现代雷达性能有着重要的影响,文章介绍了一种S波段数字锁相频率合成器的实现,该合成器采用了主辅环双环锁相设计,降低了环路等效分频系数,有效解决了合成器相位噪声、频谱纯度、宽频带和微型化等综合性问题,成本低廉,综合性能优良;文章对主、辅环路相位噪声进行了分析、计算;最后给出了研究结果.该合成器已应用于现代多普勒雷达系统.  相似文献   

5.
介绍了锁相环工作原理及在Multisim10仿真平台中构建锁相环仿真模型的方法,实现了锁相式频率合成器的仿真,给出了不同电路参数下的仿真结果,较好地解决了频率合成器的电路设计与优化。  相似文献   

6.
文章介绍了通信系统中的吞除脉冲技术,然后分析了专用数字集成锁相频率合成器MC145152-2芯片的结构特点及应用原理,最后详细介绍了一种用MC145152-2芯片配合外置分频器MC12018构成吞除脉冲式数字锁相频率合成器电路的设计方法.  相似文献   

7.
介绍了一种片内带有520MHz高速双模前置分频器的集成锁相频率合成器芯片MB1504系列的应用方法和构成频率合成器的设计原理,以及如何实现满足要求的低相位噪声、低功耗、高可靠性的频率综合器.  相似文献   

8.
郑春来 《科技信息》2006,(7):273-275
介绍了一种数字式双模锁相环频率合成器的设计方法。该方法采用大规模集成锁相频率合成器芯片145152-2,高速双模分频器芯片MC12022,集成压控振荡器MC1648,集成运放OP07构成锁相式频率合成器电路,该电路具有结构简单,成本低,频率分辨率较高,频率范围宽,输出信号频谱纯净,可智能控制的特点。  相似文献   

9.
对数字锁相频率合成器的组成进行了介绍,对脉冲吞除技术进行了详尽的分析和阐述。在此基础上,对基于脉冲吞除技术的数字锁相频率合成器的组成以及吞脉冲程序分频器的工作原理作了详细的分析,着重介绍了数字锁相频率合成器在移动通信和跳频通信中的应用。  相似文献   

10.
为了解决传统单频连续波只能测量车辆速度,不能测量车辆的距离的问题,给出了一种测速测距的频率合成器的设计方法。针对传统的调制连续波进行分析,采用小数N锁相器ADF4159设计了扫频频率合成器,输出频率范围为24GHz~24.2GHz的宽带频率信号。重点介绍元器件的选择和锁相电路的设计,并用ADIsim PLL软件进行频率合成器的优化。仿真结果验证了电路的可行性。  相似文献   

11.
王豫川  张强  王全新 《河南科学》2006,24(4):554-557
以单片串行锁相环频率合成电路MB1511和单片机为核心,从硬件和软件两方面阐述应用MB1511设计频率合成器的方法.  相似文献   

12.
基于CORDIC算法的DDFS实现研究   总被引:4,自引:0,他引:4  
介绍了CORDIC(坐标旋转数字计算机)算法实现直接数字频率合成器(DDFS)中相位到正弦幅度转换的原理,提出了一种优化的基于CORDIC算法的DDFS的FPGA(现场可编程门阵列)结构,并对其中的关键部件CORDIC处理器的结构进行了较详细的描述.该结构在一定的输出精度下可以达到较好的无杂散动态范围(SFDR),同时需要的硬件资源较少,便于FPGA实现.  相似文献   

13.
阐述了利用锁相技术来控制心电图机走纸电路中电机的速度,使其稳速工作,而其中的选频电路、锁相环路采用CPLD(ComplexProgrammableLogicDevice)实现.与传统心电图机走纸控速电路相比,采用CPLD实现心电图机的控速电路,电路结构得以简化,可移植性好,工作可靠性高.  相似文献   

14.
刘杰 《科学技术与工程》2011,18(18):4211-4214
变频调速恒压供水已得到广泛应用,但变频转工频切换时产生的大电流对水泵和管网有不小冲击。介绍了一种基于通用变频器模型的锁相环在电机同步切换中的应用技术。首先介绍了锁相环路的基本原理、分析动态过程,对其三个组成部分建立模型,推导出传递函数。最后进行了仿真,验证了系统有较好的追踪性。  相似文献   

15.
基于锁相环的调频脉冲发生器   总被引:1,自引:0,他引:1  
研究了现代全相参体制脉冲压缩雷达所要求产生的相参的调频脉冲。为此设计了基于锁相环的调频脉冲发生器,其结构包括锁相环路,扫频控制模块和幅度加权模块。在一定的扫频波形下,选取合适的环路参数。基于锁相环的调频脉冲发生器可以灵活地更改脉冲参数,不仅可形成线性调频信号,也可形成非线性调频信号。此方案已在某全相参雷达中得到应用,并测量了输出信号的功率谱,测量结果与计算值相当一致。  相似文献   

16.
本文介绍了所研制的FMG-A频合式调频广播发射系统的组成及工作原理。给出了利用锁相环(PLL)技术来设置工作频率的方法,并对此进行了理论分析,同时对功放电路的改进也作了说明。实际测试结果也证明了这些方法的优越性。关键词:  相似文献   

17.
基于LabVIEW的软件数字锁相环实现   总被引:1,自引:0,他引:1  
锁相环在测控、数字信号处理等领域有着广泛的应用。软件锁相环成为锁相环发展的趋势之一,根据锁相环路的基本组成及原理,利用LabVIEW软件提供的强大的数值计算和信号分析等能力对软件数字锁相环进行设计。实验和仿真结果表明该软件锁相环具有较好的捕获和跟踪性能。利用软件实现的锁相环比硬件锁相环具有更好的灵活性和通用性,同时具有结构简单、参数设计灵活等优点。  相似文献   

18.
指出了直接和间接锁相调频的缺点,并提出了改进措施-采用锁相两点调频。提出了锁相两点调频的跟踪性能分析方法。分析表明:锁相两点或调频可以扩展调频器的下限调制频率,并且其稳态相位差不是恒定值。  相似文献   

19.
提出了一种面向系统数学模型的模块连接式锁相环路计算机辅助分析方法,利用该方法,可对任意类型锁相环路的工作过程,时域特性,频域特性,捕捉过程及输入叠加噪声对锁相环路的影响等多方面进行计算机辅助分析,其特点是:1)原理简明,编程简单;2)不受锁上环咱阶数,输入信号形式及鉴相器类型的限制,可分析各种线性及非线性的锁相环路,适应能力强;3)可分析随机叠加输入噪声对锁相环路性能的影响,4)锁相五路各点工作状  相似文献   

20.
提出了一种改进锁相环线性性能的方法,即在基本锁相环的基础上增加一个常数增益元件C和一个低通滤波器L(s),同时使用鉴频鉴相器(PFD)代替鉴相器(PD).这可使锁相环具有大的捕捉范围并能快速锁定,尤其是在锁定时间方面远优于基本锁相环.通过对锁相环路进行增益补偿,扩大了锁相环路的线性分析范围,改善了锁相环路的线性工作性能;通过介绍Simulink环境下的锁相环仿真方法,直观地得出了频率捕捉时间、捕捉范围等锁相环参数,验证了在噪声环境下改进方法的可行性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号