首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
基于对商用FPGA的研究,分析设计了一种FPGA中的可编程逻辑模块CLB,并对自主研发设计的CLB的逻辑功能正确性进行了仿真验证.仿真的结果表明,所设计的CLB结构能够实现多达九输入的某些布尔函数和分布式随机存储器的功能,所实现的功能更为通用,所采用的查找表组合结构克服了传统查找表随输入端增加而芯片面积呈几何级数增大的缺点.  相似文献   

2.
基于FPGA的VGA图像控制器的设计与实现   总被引:10,自引:0,他引:10  
董兵  朱齐丹  文睿 《应用科技》2006,33(10):42-45
VGA(视频图形阵列)是一种标准的显示接口,伴随着嵌入式系统的迅速发展,尤其是高速图像处理的发展.埘可以将实时图像处理进行显示有了更多的需求.这里依据VGA接口原理采用了Verilog HDL语言对Altera的Cyclone系列FPGA(现场可编程门阵列)进行了设计,并验证了结果。通过采用FPGA设计VGA接口可以将要显示的数据直接送到显示器,节省了计算机的处理过程,加快了数据的处理速度,节约了硬件成本。  相似文献   

3.
FPGA评估系统     
介绍了自主开发的FPGA结构评估系统.该系统采用与结构无关的算法,对各种工业及学术上的FPGA结构进行抽象建模,并给出功耗、面积及时延的评估报告.采用该系统,能够对现有的FPGA结构进行分析,最终提出结构的改进方向.  相似文献   

4.
介绍了在Max plusⅡ的EDA软件平台上,一种基于FPGA的数字式秒表的设计方法,给出了顶层电路图和各模块的设计。通过编辑、编译和器件编程,将编程器文件以在线配置方式下载到ISP实验板的EPF10K10LC84-4器件中,经实际电路测试验证,达到了预期的设计要求,显示结果正确无误。  相似文献   

5.
针对现有的铁路语音记录系统缓充池容量小、存储时间短的现状,采用FPGA器件构造双缓冲池,改进了传统语音存储在线缓冲技术.实验结果表明,本研究所设计的基于FPGA的铁路语音记录系统较以往类似的语音记录系统在存储容量上有很大提高,在线播放功能较传统的单缓冲池语音记录系统也有很大改善.  相似文献   

6.
李毅  陆昉 《科学技术与工程》2006,6(14):2054-20562064
要以Xilinx公司Spartan_Ⅱ系列XC2S200芯片为FPGA控制单板的核心,设计必要的外围扩展电路,包括A/D、D/A、液晶显示、二极管指示、串行通讯、按键等模块来构成雷达模拟器控制系统。重点阐述了控制系统中的重复频率设置及多站触发控制和指示这一主要功能模块的设计方法及实现过程。控制系统运用Verilog硬件描述语言编程,在ModelSim SE平台下进行功能的仿真,实现了硬件设计软件化。经过仿真及硬件测试表明:基于FPGA技术的硬件设计方案能够实现控制系统分频功能,实时性好,可靠性高。  相似文献   

7.
基于FPGA的RS编码器的设计与实现   总被引:3,自引:0,他引:3       下载免费PDF全文
Reed-Solomon(RS)码是一种重要的纠错码,它对随机性和突发性错误有极强的纠错能力,广泛应用于数字视频广播(DVB)系统和其它数字通信领域.本文介绍了用现场可编程门阵列(FPGA)实现DVB系统中的RS编码器的原理和工作过程,并给出了实现电路及其仿真的输出波形.  相似文献   

8.
DDS技术的FPGA设计与实现   总被引:1,自引:0,他引:1  
介绍了用Altera的FPGA器件(EPFl0K10)来实现DDS专用芯片的功能,详细讨论了DDS技术的FPGA的设计和实现.  相似文献   

9.
运用交织技术,以现场可编程门阵列(FPGA)实现DVB系统前端的交织器.具体分析了其实现原理和工作过程,并给出了仿真的交织器输出波形,最后用特定的FPGA器件来实现.  相似文献   

10.
阐述了卷积编码的原理和CDMA手机卷积码编码器。在MAX PLUS2软件平台上,给出了利用现场可编程门阵列器件设计的卷积码编码器电路,并进行了编译和波形仿真。综合后下载到可编程器件EPF10K10LC84-3中,测试结果表明,达到了预期的设计要求。  相似文献   

11.
分析了JPEG2000中的MQ算术解码算法,在进行算法优化的基础上,提出了一种基于4级流水线的高性能MQ解码器结构,在Quartus Ⅰ开发环境下对设计进行RTL级描述,用Modelsim进行了相应的功能仿真;针对Altera系列FPGA Cyclone Ⅱ EP2C35F484C8进行综合,并完成时序仿真.实验结果表明:该设计的最高工作频率可达37.64 MHz,占资源为557个LE,在利用有限资源的情况下可大幅度提高其速度.  相似文献   

12.
采用基于AMBE算法的专用语音压缩编/解码芯片,设计并实现一种基于FPGA的语音压缩编/解码系统.整个控制程序包括复位及时钟分频程序、发送端控制程序和接收端控制程序3个功能模块,控制程序的接收端和发送端都使用先进先出(FIFO)电路存储器.仿真结果表明,控制程序能够完成相应的功能,符合设计的目的和要求.  相似文献   

13.
在对LMS算法进行MATLAB仿真的基础上,采用硬件描述语言VHDL和FPGA完成LMS自适应算法的硬件实现。自适应均衡器的设计采用自上向下的设计思想、串并行相结合的流水线操作方法、定点运算方法,在Quartus II 4.1平台和Stratix II系列芯片上进行了综合和仿真。结果表明,该设计结果符合要求,能实现自适应过程。  相似文献   

14.
董巍 《科技信息》2013,(10):465-465
雷达数字波束形成的庞大数据量和高实时性要求,决定了数字波束形成模块的复杂性及设计难度。在数字波束形成模块中,高速数据传输和数字波束形成算法均需保证其实时性,因而它一直以来都是雷达系统的关键技术。本文选择高性能FPGA芯片,既完成了多通道高速数据采集,又实现了全阵的实时数字波束形成运算。  相似文献   

15.
基于Matlab的FIR滤波器设计及FPGA实现   总被引:2,自引:0,他引:2  
张驰  郭黎利 《应用科技》2006,33(6):83-86
FIR滤波器是一种被广泛应用的基本的数字信号处理部件.针对常用的软、硬件方法设计实现FIR滤波器存在的问题,提出采用Matlab的窗函数方法设计并在FPGA上高速并行实现严格线性相位FIR滤波器的方案.其可以方便地调熬滤波器的阶数和系数,适合不同场合的应用.通过编程调试结果表明,该设计是可靠的,可作为高速数字滤波器设计的较好方案.  相似文献   

16.
首先介绍了一种公平、有效的交叉矩阵调度算法——iSLIP算法,接着提出了基于iSLIP算法的调度器的FPGA(Field Programmable Gate Array)实现,并针对调度器的核心部件——可编程优先级编码器,介绍了4种设计方案,用Xilinx公司的Spartan—S10PC84—3FPGA芯片实现。对实现结果的数据分析表明,采用温度计编码型PPE的调度器更适用于构建高速、大容量交换网络。  相似文献   

17.
由于指纹识别技术的日趋成熟,以及当前高考出现的一些缺点和弊端,本文提出了高考身份验证指纹识别系统的设计与实现.在这个系统中,主要介绍指纹登记、指纹验证、指纹查找等模块的结构设计与工作原理.本系统很好地解决了高考中出现的替考等作弊行为.  相似文献   

18.
基于FPGA的以太网MAC子层协议设计实现   总被引:6,自引:0,他引:6  
介绍了基于现场可编程门阵列(FPGA)的以太网MAC子层协议的硬件实现方法。硬件结构上由控制模块、发送模块和接收模块3个部分组成,发送模块和接收模块采用状态机控制数据发送和接收的过程,完成数据的封装、发送和接收功能。  相似文献   

19.
FPGA被动并行配置控制器的研究与实现   总被引:1,自引:0,他引:1  
为了快速方便地配置FPGA,文章提出了使用Flash存储FPGA的配置数据,再由CPLD控制Flash将存储的数据采用并行方式下载到FPGA的方法.由于Flash掉电后数据不会丢失,这样就解决了FPGA掉电易失的问题.该文给出了具体的硬件电路和软件模块的编程思路,通过仿真测试表明本设计的可行性.  相似文献   

20.
基于FPGA和电子设计自动化技术,采用模块化设计的方法和VHDL语言,设计一个基于FPGA的RISC微处理器.该微处理器主要由控制器、运算器和寄存器组成,具有指令控制、操作控制、时间控制和数据加工等基本功能,其指令长度为16位定长,采用立即寻址和直接寻址两种方式.仿真结果表明,基于FPGA的RISC微处理器的时钟频率为23.02MHz,且功能完全达到设计要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号