共查询到20条相似文献,搜索用时 421 毫秒
1.
PCI总线接口设计及其专用芯片应用 总被引:1,自引:1,他引:1
介绍了PCI总线结构和接口开发背景,并对专用接口芯片S5933芯片的工作原理,功能特点进行了分析,自行开发了一个具有实用价值的接口电路,该接口电路使用了可编程逻辑,FIFO存储等技术,既可以进行I/O操作,也可以通过DMA操作来传输高速的大容量数据,解决数据传输的瓶颈问题,应用结果表明,该电路工作稳定,性能突出,具有较高的性能价格比。 相似文献
2.
杨俊峰 《湘潭师范学院学报(自然科学版)》2008,30(2):80-83
设计了一种基干USB和DSP高速数据采集系统,提出了一种采用FIFO缓存芯片实现AN2131Q与TMS320C5409的连接方法,数据通过FIFO缓存后打包送给USB总线。给出了硬件设计方案,详细阐述了EZ-USB接口芯片的固件、设备驱动和用户程序开发过程。 相似文献
3.
介绍了一种基于PCI总线的高速图像数据采集和储存系统的设计方案。采用一片FDGA控制FIFO芯片以及PCI9054芯片逻辑。采用FIFO缓存使得采集系统的结构简化。给出了PCI总线控制器的实现和具体硬件电路设计,最后介绍了基于Driver Studio的图像采集系统软件设计。 相似文献
4.
FIFO电路在液晶显示控制器中的应用 总被引:1,自引:0,他引:1
在分析液晶显示(LCD)控制器总体结构的基础上,阐述了用异步FIFO(先进先出)电路来解决显示存储器的并发访问和异步时钟域问题.给出了FIFO电路结构,并对其工作原理进行了分析.为减小亚稳态的出现几率,提高电路的工作稳定性,提出了两种方法来优化FIFO电路.一是用格雷码代替二进制编码,因为格雷码在任意两个相邻的数之间转换时,只有一个数位发生变化,这样可以有效缩短过渡周期.二是用两级触发器来同步输入的异步信号.FIFO电路使用VerilogHDL语言实现,并用Modelsim进行仿真.该设计已经成功运用到一款针对手持设备应用的LCD控制器中,测试结果表明该控制器工作正常,画面稳定、清晰. 相似文献
5.
设计了一种带光电隔离的模/数转换电路,整个电路在PIC单片机控制下运行,用FIFO存储器作为数据缓存器,容易配合在Wndows下的可视化编程,实现实时采样与波形显示.电路的电气安全性能好,适合于生理信号的采集. 相似文献
6.
采用基于AMBE算法的专用语音压缩编/解码芯片,设计并实现一种基于FPGA的语音压缩编/解码系统.整个控制程序包括复位及时钟分频程序、发送端控制程序和接收端控制程序3个功能模块,控制程序的接收端和发送端都使用先进先出(FIFO)电路存储器.仿真结果表明,控制程序能够完成相应的功能,符合设计的目的和要求. 相似文献
7.
通用串行总线USB是一种新型的计算机总线,简要介绍了其特点,并以CYPRESS公司生产的CY7C68013芯片作为通信及主控芯片,采用GPIF实现FIFO传输,开发了基于USB2.0协议的高速的数据采集和传输系统,实现了计算机与三坐标测量机之间的快速、便捷、可靠的数据传输。 相似文献
8.
9.
异步FIFO用来存储、缓冲在两个异步时钟之间的数据传输.由于异步FIFO一般采用的是Gray码设计,这就要求所设计的FIFO深度是必须是2^n-1.在大多数情况下,实际需要的深度不会巧合是2^n-1,这样的设计要求增大了芯片面积和功耗.通过构造一种单步循环码实现了异步FIFO的设计思路,使它的设计深度不再拘泥于特定值,... 相似文献
10.
为满足现代高分辨率雷达大容量高速缓存以及被动雷达和时差定位系统采样预触发的需要,提出了采用多片先进先出(FIFO)芯片级联的硬件结构实现可编程采样预触发和缓存容量扩展.分析了两级FIFO级联时芯片间接口的时序,给出了对FIFO可编程标志位的设置方法.实际应用证明,采用该结构可使系统的缓存容量达到2 MB,预触发量达到1 MB,且两种功能可由FPGA控制切换.该结构也适用于其它具有可编程标志的FIFO. 相似文献
11.
FPGA内部时钟系统间的FIFO数据接口 总被引:3,自引:0,他引:3
在现场可编程逻辑芯片的设计过程中,不同模块之间的数据接口,尤其是不同时钟系统的各个模块之间的数据接口是系统设计的一个关键.用异步FIFO模块来实现接口,接口双方都在自己时钟的同步下进行工作,它们之间不需要互相握手,只需跟接口FIFO模块进行交互就可以了,即向接口FIFO模块中写入数据或从FIFO模块中读出数据.用这样一个缓冲FIFO模块实现FPGA内部不同时钟系统之间的数据接口,使设计变得非常简单和容易.所用的FIFO接口是XILINX公司提供的IP核,经过充分测试和优化,系统运行稳定,占用的FPGA内部资源也非常少。 相似文献
12.
以8051单片机为核心,采用并行8位0809ADC芯片作为A/D转换器,并用8255作为显示器接口芯片,组成了数据采集电路。本文通过用此电路对某液压系统进行温度检测,来论述基于单片机的数据采集控制。 相似文献
13.
基于FPGA的高速异步FIFO存储器设计 总被引:1,自引:0,他引:1
介绍异步FIFO存储器应用及其结构,详细分析了异步FIFO的标志逻辑设计及亚稳态的消除,提出了一种基于FPGA芯片利用格雷码对地址编码解决异步读、写时钟问题的思路及方法,并给出了VHDL程序.该方法具有高速、可移植性强、工作效率高的特点,在数字系统设计中具有一定的意义和应用价值. 相似文献
14.
选用德州仪器的TMS320F2812款DSP芯片作为核心控制芯片,来控制步进电机,设计了整个控制卡的外围硬件电路,先把整个控制系统的与DSP芯片的联系做了阐述,以及交待了之间通信和信号交换。详细设计了电压电源模块的电路,用以发出内外部双电压的供电;选用SN74CBTD3384C芯片设计了电压转换模块,对芯片输入5v电压,输出各个模块所需的不同电压,满足各个模块的供电需求;另外设计了硬件电路复位模块,用于程序出现无限循环或者硬件电路不稳定工作的时候;为提供一个时钟信号,设计了一个晶振模块。 相似文献
15.
16.
陈梅 《河南师范大学学报(自然科学版)》2010,38(1)
介绍一种电容称重传感器高速数据采集的方案设计,采用GPIF模块控制,使GPIF与内部的FIFO协调工作,实现USB接口芯片与高速AD之间的逻辑连接和高速数据传输. 相似文献
17.
提出一种基于单片机控制的锂电池组电路设计方案.采用8位CMOS闪存单片机PIC16F886作为主控芯片,电路设计中含有S-8254芯片的一次保护电路、S-8244芯片的二次保护电路和MCU的辅助保护功能电路,辅以电池均衡控制电路,实现对整个电池组电路的状态监控和保护功能.对所设计的锂电池组电路进行测试实验,结果表明该设计不仅能精确测量电池组电量,有效保护其电路,而且可使电池进行均衡充电,使各个电池都发挥出最优的性能,从而满足笔记本电脑电源的要求. 相似文献
18.
本文设计了一个动态显示电路,以TMS320LF2407A作为MPU,采用SPI总线传输数据,MAX7221作为动态显示的驱动芯片;普通数码管作为数据动态显示:通过实际电路分析此种显示方法在LED显示中应用。 相似文献
19.
给出一种视频图像数据ATA接口硬盘存储卡的设计方案,系统采用模块化设计,由图像数据缓冲模块、ATA逻辑模块、ATA接口模块、主机通信模块四部分组成。图像数据缓冲模块选用CPLD加外部FIFO的组合方式来完成,使得系统与不同的外部设备配合工作时,只需要修改CPLD的程序,提高了存储卡的可靠性和可维护性;ATA逻辑模块以及ATA接口模块的功能通过FPGA实现;主机通信模块由AVR芯片配合TUSB6250芯片来共同完成,保证了存储卡具有功耗低、内部短路电路保护等优点。本文所提存储卡方案具有更低的成本,更好地兼容性,易于扩展等优势,尤其适用于视频海量数据的存储。 相似文献
20.
高速模数转换器与TMS320C6000 DSP接口的FIFO实现 总被引:1,自引:0,他引:1
大多数的高速模数转换器不能够直接和DSP相连。一个比较好的解决办法是使用FIFO作为输入缓冲。FIFO可以通过C6000系列的外部存储器接口(EMIF)与TMS320C6000系列DSP相连,DSP通过脉冲触发模式从FIFO中读取数据块。介绍如何使用SN74ALVC7806FIFO实现TMS320C6201与模数转换器的接口。 相似文献