首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 62 毫秒
1.
介绍了一种基于嵌入式处理器S3C6410的高速印制电路板设计技术。通过对高速电路产生电磁干扰、反射、振铃和串扰等信号完整性问题的原理进行分析,提出削弱或消除以上噪声的方法。采用Mentor Graphics公司的PADS软件绘制电路原理图和PCB,借助该公司的Hyper Lynx仿真软件进行前端Line Sim和后端Board Sim可靠性验证。设计的电路板通过电磁兼容测试,表明该方法能够有效抑制噪声,增强高速数字电路设计的稳定性,提高产品设计的成功率。  相似文献   

2.
在高速数字电路设计中,信号完整性是设计中至关重要的问题.本文介绍了信号完整性分析的相关基础理论,运用HyperLynx信号完整性仿真软件,对串扰和反射问题进行了分析,并给出相应的修改策略,尽量减小信号完整性产生的问题.  相似文献   

3.
针对印制电路板(PCB)的通道信号完整性受线迹的长度、线迹阻抗、线迹间距以及数据速率等参数影响的问题,以串行总线USB3.0为例,结合某手机芯片分别对其两对差分信号(SSTX+/SSTX-;SSRX+/SSRX-)进行建模仿真,通过眼图测量分析得到影响信号质量的最佳参数组合,优化PCB的设计.通过多次仿真分析,较为直观准确地确定了特定接口的参数变化趋势,强调了不同PCB参数对关键接口信号的影响及其在高速电路设计中的重要性.  相似文献   

4.
介绍了高速PCB设计中的信号完整性概念以及影响信号完整性的因素和不完整性形成原因;从传输线理论的层面上重点分析了高速电路设计中反射和串扰的形成机制并提出了解决办法;基于IBIS模型实现了对ARM9 S3C2410X01芯片的时钟输出引脚的仿真,给出了IBIS模型仿真步骤.  相似文献   

5.
随着信号速率和电路板元器件密度的不断提高,PCB设计的信号完整性问题变得越来越突出,本文简介了信号完整性针对的基本问题,介绍了一种基于PCB信号完整性分析与设计方法,该方法对PCB工程设计具有一定的指导意义。  相似文献   

6.
在高速互连设计中,信号完整性问题越来越突出,愈来愈严重的信号噪声已经成为不可避免的问题。分析了串扰仿真模型的优化方法,重点研究了耦合长度与饱和长度比例对近端串扰的影响、开关信号上升时间对远端串扰的影响和紧耦合微带线串扰模型的端接控制。运用信号完整性分析软件Hyperlynx建立仿真模型,对影响串扰的各种因素进行仿真分析,并总结其抑制和改善的方法,最后提出高速互连设计中减小串扰噪声的策略。  相似文献   

7.
高速数字设计领域里,信号完整性已经成了一个关键的问题,给设计工程师带来越来越严峻的考验。信号完整性问题主要为反射、串扰、延迟、振铃和同步开关噪声等。本文基于高速电路设计的信号完整性基本理论,通过近端和远端串扰这种方法来研究多线间串扰问题。利用Hyperlyynx,主要分析串扰对高速信号传输模型的侵害作用并根据仿真结果,获得了最佳的解决办法,优化设计目标。  相似文献   

8.
基于网闸的原理和信号完整性设计方法,提供了网闸系统仿真设计方案,并保证了系统设计的强壮性.其稳定的性能使之成为新一代网络安全控制模块有价值的候选者.  相似文献   

9.
介绍了一套窄脉冲信号采集系统的实现方法,提出并实现了交叉采样提高采样速率的设计方案.对提高系统性能中遇到的模拟设计、高速数字信号接收、信号完整性等做了简要介绍.设计方法对于采用低速采样器件实现高速信号的采样具有借鉴意义.  相似文献   

10.
《北京理工大学学报》1999,19(6):TMS320C
目的 研究VME计算机总线扩展的仪器标准总线(VXI)超高速数据采集与DSP系统的设计与实现。方法 采用VXI总线C尺寸双插槽宽模块及I,Q支路双通道设计,通道采样率均为500MHz,系统存储深度为2MB,中央处理器采用高速浮点DSP TMS320C31,时序和逻辑电路由CPLD实现。系统实现采用微带传输线和带状传输线进行高速线迹互连,高频信号线采用端接匹配优化策略,并对整个设计进行了信号完整性分析及软件仿真。结果 给出了实际电路中不同电平高频信号的软件仿真结果。结论 实际测试结果表明,系统工作正常,证明系统原理与硬件设计是成功的。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号