共查询到20条相似文献,搜索用时 0 毫秒
2.
3.
4.
5.
8.
10.
11.
崔秋丽 《中国新技术新产品精选》2012,(20):7-7
VHDL语言具有与具体硬件无关和设计平台无关的特性。本文的闹钟设计与制作是基于VHDL语言,并对系统硬件设计和软件实现进行了详细的描述。 相似文献
13.
14.
15.
基于VHDL的多功能数字闹钟设计 总被引:2,自引:0,他引:2
针对多功能数字闹钟的设计提出了三种可行性设计方案,并对这些方案的优缺点进行了比较论证,在充分考虑各种方案优缺点的前提下,选择利用FPGA芯片来设计多功能数字闹钟.本设计选用可编程器件FPGA采用硬件描述语言VHDL按照自顶向下的设计方法设计了数字闹钟的各个模块,并对各个功能模块进行了软件仿真. 相似文献
16.
本设计为电子闹钟系统设计,硬件部分它以AT89S52单片机微处理芯片与DS1302时钟芯片和LCD1602液晶显示模块组成。软件部分它结合定时/计数,中断,液晶显示模块等知识进行程序编译。该电子时钟具有走时准确(可以精确调整年、月、日以及小时、分钟和秒的信息)、系统掉电时间数据不丢失、功耗低等特点。并可用于其他对时间有要求的控制系统。 相似文献
17.
18.
19.