首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 171 毫秒
1.
介绍一种基于AT89S52单片机设计的频率计,论述了该频率计的硬件电路工作原理,给出了程序设计的主要流程图并强调了编程要点.实际电路的验证效果证明:该频率计价格低廉、精度较高、工作稳定可靠.  相似文献   

2.
魏景田 《科技资讯》2007,(34):72-73
本文主要论述了利用CPLD进行测频计数,单片机实施控制实现多功能频率计的设计过程.该频率计利用CPLD来实现频率、周期、脉宽和占空比的测量计数,利用单片机完成整个测量电路的测试控制、数据处理和显示输出.  相似文献   

3.
陈涛  肖亚妮  闫睿 《甘肃科技》2012,28(10):14-15,45
设计了一种以AT89C51单片机为核心的多路等精度频率计.介绍了多路等精度频率计的频率测量方法,针对多路频率测量需要,通过对不同频率段信号进行分频处理,结合使用AT89C51单片机内计数器,实现了多路频率等精度测量.采用模块化设计思想,硬件电路包括信号选择电路、整形电路、分频电路及显示电路;软件包括频率测量模块及显示模块.  相似文献   

4.
介绍了以89552单片机和复杂可编程逻辑器件(CPLD)为核心的数字频率计的设计.利用CPLD来实现频率、周期、脉宽和占空比的测量计数;采用单片机完成测试控制、数据处理和显示输出.同时,运用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而降低的缺点.实验结果表明,所设计的数字频率计性能稳定、测量精度高.  相似文献   

5.
基于复杂可编程逻辑器件的数字频率计设计   总被引:3,自引:0,他引:3       下载免费PDF全文
潘明 《广西科学院学报》2002,18(4):244-247,251
选用在系统可编程大规模集成ispLS11032-70PLCC84芯片作硬件电路,以Lattice Expert7.1作EDA设计工具,设计一种新型数字频率计,该频率计采用ABEL-HDL对其中的各部分元器件进行编程,实现了闸门控制电路、计数电路、多路选择电路、位选电路、段选电路等。频率计的测频范围:1Hz-70MHz。该设计方案通过了软件仿真、硬件调试和软硬件综合测试。  相似文献   

6.
频率测量在科技研究和实际应用中的作用日益重要。传统的频率计通采用组合电路和时序电路等大量的硬件电路构成,产品不但体积较大,运行速度慢,而且测量低频信号时不宜直接使用。在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。本文阐述了用ATmega16单片机与相关硬件和软件设计了一个简单的数字频率计的过程。  相似文献   

7.
介绍了用PCI16C54单片机设计数字频率计的原理和技巧,给出了主体硬件结构及关键软件的设计方法。  相似文献   

8.
研究了采用不同器件、不同设计方法实现等精度频率计的5种设计方案。依据等精度频率测量原理,分别针对51单片机、C8051F单片机、FPGA与单片机、FPGA及SOPC几种系统的等精度频率计设计方法、特点进行了详细的分析和实验教学研究。以及在此基础上扩展实现周期测量、占空比测量、脉宽测量功能的方法。意在引导学生拓展思路,使等精度数字频率计设计的实验教学实施具有启发性、开放性、探索性等特点。  相似文献   

9.
在电子设计课程中引入电路分析软件PSpice,仿真设计了简易数字频率计,实作结果正确,教学效果较好。  相似文献   

10.
数字频率计在综合设计实验教学中的多方案实现   总被引:1,自引:0,他引:1  
课程通过数字频率计多种方案设计,采用CPLD/FPGA、单片机结合模拟、数字电路多系统综合思考,拓宽学生设计思路,提高系统设计能力及其综合素质和创新能力。  相似文献   

11.
探讨了一种运用SoPC技术,将Nios系统、DDS信号产生电路、等精度频率计电路嵌入到一块FPGA里,实现信号源的方案。由于FPGA可重配置的特性.信号源可以根据需要随时对主要功能进行修改,不必更换硬件。该信号源功能多,使用范围宽,精度高。系统的主要功能都在一块芯片上,抗干扰能力强,功耗低,体积小。  相似文献   

12.
采用自上向下的设计方法,设计了基于复杂可编程逻辑器件的数字频率计.以AT89C51单片机作为系统的主控部件,完成电路的测试信号控制、数据运算处理、键盘扫描和控制数码管显示.用VHDL语言编程,由CPLD(Complex Programmable Logic Device)EPM7128SLC84—15完成各种时序控制及计数功能.该系统具有结构紧凑、可靠性高、测频范围宽和精度高等特点.  相似文献   

13.
刘正海 《科学技术与工程》2012,12(32):8742-8745,8756
为了保证对重要负载供电的连续性,满足高新技术产品对供电质量提出的越来越严格的技术要求,介绍了一种性能完善的新型智能数字式静态开关。它主要包括两路不间断交流电源输入输出检测电路、DSP芯片控制电路、数字触发电路、LC桥式谐振换流电路,采用dq0变换对电能质量信号辨识。结合静态开关原理,着重对数字触发电路和LC谐振换流电路进行分析。通过样机测试,切换时间较短,两路电源电压以及负载电流近似不变。期间DSP芯片作出相应的状态报警显示以及与外部通信。  相似文献   

14.
本设计由数字信号发生及伪随机信号发生模块、低通滤波电路、数字信号分析电路等模块构成,通过MSP430单片机及DDS电路产生数字信号,由10M的有源晶振和移位寄存器产生伪随机信号。通过三个截止频率不同的低通滤波器对数字信号进行模拟干扰。伪随机信号发生器输出信号V3的幅度在100mV~TTL内可调。数字信号采用曼彻斯特编码,使其在分析电路中可以在很低的信噪比下从V2a中提取同步时钟信号,利用所提取的同步时钟信号作为示波器的触发脉冲,在示波器上显示出眼图,通过眼图幅度分析数字信号的传输性能。  相似文献   

15.
为对电子测量仪器进行大规模综合集成,在μCLinux下,以主从分布式FPGA/SOPC构建仪器数字平台,设计32位Nios-Ⅱ软核处理器的嵌入如CLinux系统,设计模拟电路,在μCLinux的控制下,有效地实现双通道100MHz示波器、32通道100MHz逻辑分析仪、30MHz任意信号发生器、2.7GHz频率计、常用数字IC故障测试仪、全自动LCR测量仪等仪器集成.详细介绍仪器集成的结构、各子仪器的FPGA/SOPC及μCLinux系统操作平台设计,实验效果好,实践表明该设计是行之有效的。  相似文献   

16.
高速数字电路中信号完整性及仿真策略   总被引:1,自引:0,他引:1  
在高速数字电路中,信号完整性问题至关重要。介绍了高速数字电路中的信号完整性,并给出了信号完整性仿真分析策略。  相似文献   

17.
针对一般电桥测量电路的输出量为模拟信号的问题,提出了一种具有模数转换( A/D: Analog-to-Digital)功能的数字电位器电桥测量电路。该电路由数字电位器、微处理器、电压比较器等芯片组成,实现了转换速度为226 ~ 926 μs、测量相对误差小于0. 15% 的A/D 转换功能。经实验验证,该电路不仅能自动调节电桥平衡,还可实时测量且输出电桥可变电阻值或待测信号的数字量,该设计扩展了电桥的功能,省去一般采用电桥的电路系统中的A/D 转换芯片,简化了电路设计。  相似文献   

18.
分析了经典梳状谱信号发生器的原理及应用局限,研制出了一种新型数字超宽带梳状谱信号发生器。该方案采用数字电路方法实现,电路设计独特,信号稳定性好,同时具有较好的电路移植性,是传统梳状谱信号发生器的创新和突破。设计出的新型数字超宽带梳状谱信号发生器能够产生稳定的梳状谱信号。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号