共查询到20条相似文献,搜索用时 62 毫秒
1.
研究了一种采用FPGA +双DSP的航片高速并行处理系统 ,并用区域分解算法对航片处理任务进行划分与分配 .FPGA实现对航片预处理 .DSP实现航片高层处理 .DSP部分由双TMS32 0C6 2 0 1芯片构成高速运算处理单元 ,峰值处理能力每s可达 3.2× 10 9条指令 .FPGA和DSP具有各自的存储器 .在系统中应用符合数字图像处理特点的区域分解并行算法 ,这样使在空间域串行图像处理算法得到并行化 ,从而合理地对任务进行划分与分配 ,同时保证各DSP处理机负载平衡 .该方法适合多种图像处理算法 ,实现简单 ,大大减少了开发的工作量 .经试验表明 ,该实时航片处理系统具有高效、简单、可靠的特点 . 相似文献
2.
高速多通道CCD信号并行处理系统 总被引:4,自引:1,他引:4
为解决目前很多高速CCD(Charge Coupled Device)应用系统数据输出路数多,数据率高的问题,提出一种并行处理高速多通道CCD信号的系统架构,阐述了该系统的架构组成和实现方案,并对设计要点进行了分析.该系统采用FPGA(Filed Programmble Gate Array),时分复用,LVDS(Low Voltage Differential Signal)和SCSI(Small Computer System Interface)存储等技术.研究结果表明,该设计具有较好的稳定性,灵活性和通用性等,并已成功应用于某8通道高速TDICCD(Time Delay Integration Charge Couple Device)成像系统的设计中,数据率高达1.28 Gbit/s. 相似文献
3.
4.
5.
基于FPGA+DSP的高速数据采集系统设计 总被引:1,自引:0,他引:1
介绍了1种基于FPGA和DSP的高速数据采集系统的设计和实现,其FPGA采用Altera公司ACEX 1K系列的EPIK5OTC144_3器件,DSP芯片采用TI公司TMS320系列的TMS320C6713器件.该系统将A/D采样的数据送往FPGA,经过FPGA预处理后送到DSP,最终通过USB接口送到主控台,其系统的数据采集的实时速度最高可达到100 MB/s,适用于大部分的高速数据采集场合. 相似文献
6.
DSP并行处理系统设计的几个关键问题 总被引:3,自引:0,他引:3
在大量的实际运用基础上,从原理、理论、算法出发,探讨DSP并行处理系统在设计中经常遇到的几个关键问题:加速比、并行效率、处理单元的选择、网络结构之间的关系及对系统的影响,并通过实例进行说明。 相似文献
7.
随着阵列信号处理技术迅速发展,各种新的处理技术和快速算法不断出现,要求信号处理系统具有快速适应各种新技术和新算法的能力.其中并行处理是目前提高处理速度较为流行的一种方法,本文主要介绍几种并行处理结构的特点,并具体介绍了一种DSM系统中的处理结点所采用的多DSP并行计算结构. 相似文献
8.
基于多DSP和FPGA的高速并行互相关图像跟踪技术 总被引:12,自引:0,他引:12
研究高速并行互相关图像跟踪处理设计技术 ,解决复杂背景下低对比度目标的跟踪问题 .采用多个高速 DSP TMS32 0 C30和 TMS32 0 C50并行处理 ,结合 FPGA实现实时智能化图像跟踪 ,提出了概率模板分步搜索快速互相关算法 .互相关图像跟踪器的跟踪精度可达± 1个像素 ,而平均帧处理时间仅为 15ms,实验结果证明跟踪效果良好 .互相关图像跟踪器可以解决现有图像跟踪器处理速度慢的问题 相似文献
9.
论述用高速DSP系统实现运动带钢焊缝识别的硬件构成、软件流程以及焊缝识别的具体算法,这种识别方法是可靠有效的,能将焊缝与带钢表面的锈斑、孔洞、重皮等区分开来。 相似文献
10.
基于DSP的高速数据采集系统的研制 总被引:2,自引:7,他引:2
介绍一种以TMS320VC5402DSP为核心处理器的高速数据采集系统,该系统可同时对多路模拟信号进行数据采集,各通道采样率同时同步可达1MHz。经过高速处理器的实时处理,通过PCI总线将数据传送到上位主控计算机端,作进一步处理与分析。该系统可以广泛应用于多通道模拟信号高速采集的场合。 相似文献
11.
针对解决数据高速传输提出了一种基于DSP FPGA的实现PCI高速传输数据的方法,在此设计中,遵循标准的协议和总线原则,使得系统具有通用性和可扩展性。为数据的高速传输提供了理论基础和实践经验。 相似文献
12.
将TMS320C6201 DSP(Digital Signal Processor)和ACEX1K100 FPGA(Field Programmable Gate Array)相结合,设计了一种通用的基于模块的单通道实时图像处理硬件系统.首先,给出了硬件系统的整体结构图,分析了系统的工作原理;然后,给出了每一功能模块的设计过程;最后,指出了进一步研究的内容. 相似文献
13.
应用DSP处理器,设计了一个基于FPGA的实时图像处理系统,通过对此系统的分析表明,用FPGA与高速数字信号处理算法的结合,可以实现系统对图像进行实时处理的要求. 相似文献
14.
介绍了一种基于现场可编程逻辑阵列和数字信号处理器协同作业的高速图像处理嵌入式系统.设计了一种新颖的数据传输结构,该结构借助于单片双口RAM(将其内部等分两部分),利用乒乓技术完成对高速实时图像数据的缓冲.整个系统中所有工作,在FPGA和DSP间分工且形成流水,比使用单片DSP建立的处理系统性能提高25%左右.该系统具有可重构性,方便其它的算法于该系统上实现. 相似文献
15.
基于DSP和FPGA的实时图像处理平台的设计 总被引:1,自引:0,他引:1
介绍了一种基于数字信号处理器(DSP)和现场可编程阵列(FPGA)的高速实时图像处理平台的电路原理设计,外围部件瓦连(PCI)接口的软件实现和DSP软件设计。该图像处理平台主要采用TMS320C6416数字信号处理器和XILINX公司的VIRTEX4系列的XC4VLX80高性能FPGA,可灵活地在DSP和FPGA中实现各种信号处理算法程序,并且区别于传统的DSP平台,可根据算法要求方便地切换DSP和FPGA对片外存储器的操作,从而满足对各类图像数据的高速实时处理要求。 相似文献
16.
17.
针对现代信号处理的数据量大和实时性高的特点,要采用高速数字信号处理器及其他高速逻辑器件配合进行处理,硬件平台以6片TS201和一片FPGA为核心,通过连路口,广播方式等实现点对点的通信,实现了可在多种模式下运行的高速信号处理电路。 相似文献
18.
在卫星观测系统中,CCD相机对高精度图像实时跟踪时,为得到高信噪比高分辨率的图像,必须对图像进行实时相关处理.而现有软件实现速度不高,不能实现其实时性.本文在分析图像相关处理快速算法的基础上,使用Altera的Quartus Ⅱ软件,完成了其中的核心模块--FFT算法的硬件实现,提高了处理速度;并运用DSP处理器,设计了一个基于FPGA的实时数字图像处理系统.文中给出了系统的硬件电路和软件算法模块.仿真和调试结果表明:用FPGA与高速数字信号处理算法的结合,可以满足系统对图像进行实时处理的要求. 相似文献
19.
提出了一种基于TI(Texas Instruments)司的高性能DSP芯片TMS320VC33,集合了CPLD和外围存储技术的实用的视觉监测相机的图像处理系统.并且介绍了该系统的软硬件组成和设计方案。该系统性能优异,运算速度快、精度高、功耗低,适合用于航天装置。 相似文献
20.
设计一个基于通用高速数字处理器TMS320C6416的视频图像信号实时处理系统,硬件电路以DSP为核心,主要包括视频信号采集电路、视频信号转换电路、单片机控制电路及逻辑控制电路等部分;软件设计包括对采集模块的设置与启动、中断的响应、采集与处理后的图像数据在存储器之间的搬移及对数据进行实时处理等部分。最后在所构建的图像处理系统上验证了边缘检测算法并给出了实验结果。 相似文献