首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
在现代电子系统中,FIR数字滤波器以其良好的线性特性被广泛使用,属于数字信号处理的基本模块之一。在工程实践中,往往要求对信号处理要有实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这两方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现FIR滤波器。既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采用FPGA器件来实现FIR滤波器。  相似文献   

2.
基于FPGA并行分布式算法的FIR滤波器的实现   总被引:3,自引:0,他引:3  
采用FPGA实现FIR数字滤波器硬件电路的方案,基于只读存储器ROM查找表的并行分布式算法,设计文件采用Verilog HDL语言进行描述.该设计方案在MAX PlusⅡ上进行了实验仿真和时序分析.结果表明:它克服已有软件和硬件难以达到的对信号处理缺陷,既具有实时性,又兼顾了一定的灵活性,完全可以达到实际应用的要求.另外,对优化硬件资源利用率、提高运算速度等工程实际问题也进行了探讨.  相似文献   

3.
提出了基于分布式算法的FIR数字滤波器的实现方法。给出了在FPGA中采用查找表实现算法的系统结构,并在QuartusⅡ环境下完成仿真与综合,验证了该算法的正确性和高效性。  相似文献   

4.
基于FPGA的FIR滤波器设计   总被引:4,自引:0,他引:4  
在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSP Builder,给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Builder建立了实现模型,最后,给出了仿真波形、硬件验证方法和实际测量结果。  相似文献   

5.
基于FPGA的FIR滤波器设计方法的研究   总被引:9,自引:0,他引:9  
介绍了应用流水线技术、分布式算法对FIR滤波器在FPGA硬件实现上的优化设计,并以Altera公司的DSP Builder为例,详迷了采用新一代DsP辅助设计工具,将MATLAB的Simulink环境和FPGA开发工具组合在一起,进行DSP设计的通用流程。  相似文献   

6.
分布式算法FIR滤波器在FPGA上的实现   总被引:1,自引:0,他引:1  
陈方晖 《科技信息》2007,(10):29-31
本文介绍了FIR滤波器和分布式算法的原理。给出了在FPGA中用查找表实现FIR滤波器的算法设计,并进行了验证。  相似文献   

7.
介绍了采用加法器树和线性相位结构在FPFA上实现FIR数字滤波器的方法,并通过Verilog HDL用Quartus II进行了仿真.相对于采用传统的移位相加乘法器和直接型结构的FIR滤波器设计,这种实现方式在性能上有明显的优势,使执行效率得到了较大提高.尤其在滤波器的阶数较大的情况下,优势会更明显.  相似文献   

8.
FIR数字滤波器的FPGA实现   总被引:1,自引:0,他引:1  
介绍了数字滤波器FIR的原理、应用领域及设计思想,比较了各种实现FIR滤波器方法的优缺点,说明了利用Matlab、 DSPBuilder、QuartusII 等软件以FPGA实现16阶低通FIR滤波器的步骤及方法.  相似文献   

9.
以FPGA为核心,提出了一低通40阶线性相位FIR滤波器的硬件设计方案,利用分布式DA算法优化设计了查找表LUT来简化乘法运算,降低了硬件成本;同时以MATLAB强大的运算能力为辅助,对滤波器系数设计初期和LUT进行验证和仿真,极大降低了系统设计的复杂度,最终实现了低成本、高可靠性的数字滤波系统设计。  相似文献   

10.
在数字信号处理领域中.FIR滤波器被广泛应用干语音处理、图像处理、通信系统、测量系统等方面.阐述了MATLAB的特点,并借助它利用各种设计方法,完成了FIR数字滤波器的软件实现.  相似文献   

11.
基于有符号数分布式算法原理,提出了动态分布式算法。该算法不仅继承了分布式算法提高乘积和计算速度的优点,还为系数可编程FIR滤波器的实现提供了有效的解决方案。在Maxplus2环境下,对动态分布式算法进行了仿真和综合,仿真结果证明了该算法的有效性。  相似文献   

12.
基于FPGA的16阶FIR滤波器的设计   总被引:2,自引:0,他引:2  
研究了一种16阶FIR滤波器的FPGA设计方法,底层采用VHDL语言描述设计文件,顶层使用底层产生的模块连接组成FIR滤波器,并在MAX plusⅡ上进行了实验仿真和时序分析。对如何优化硬件资源利用率、提高运算速度等工程实际问题进行了探讨  相似文献   

13.
分析FIR滤波器的结构特点和基本原理,提出FPGA实现数字信号处理的方案.基于Matlab用窗函数法对FIR滤波器进行了设计,确定了滤波器的系数,最后用VHDL语言实现了16阶常系数FIR滤波器,并用QuartusⅡ软件对滤波器进行了逻辑仿真,结果符合设计预期.  相似文献   

14.
利用DA算法实现大规模FIR滤波器   总被引:3,自引:0,他引:3  
分布式算法是一种广泛地应用在可编程逻辑序列(FPCA)和ASIC设计中计算乘积和的算法。DA算法的处理速度仅与输入的位宽有关,对于大规模乘积和的运算,其计算速度有着明显的优势。当输入位宽过大时,可以将DA算法改进成并串结构以获得更快的处理速度。该文对在FPCA中利用DA算法实现大规模FIR滤波器,提出了具体的实现方案。  相似文献   

15.
基于分布式算法FIR滤波器的FPGA设计   总被引:1,自引:0,他引:1  
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。  相似文献   

16.
陈新锐 《科技信息》2013,(12):152-152,154
本文借助FGPA强大的现场可编程逻辑控制功能,在QuartusⅡ集成开发环境下设计并实现了三种不同结构的FIR滤波系统。所用的三种不同实现方式均是普通类型实现方式的改进,通过对比研究,确定不同结构实现的FIR滤波系统的使用场合,并为寻找一种实时性强、性价比高的FIR滤波系统提供重要依据。  相似文献   

17.
针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder技术,将MatLab/Simulink设计工具和QuartusⅡ有效的结合起来,根据电网谐波分析的要求设计了64阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目标。  相似文献   

18.
基于FPGA的高速、高阶FIR滤波器设计   总被引:2,自引:0,他引:2  
基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。  相似文献   

19.
在介绍用FPGA设计FIR数字滤波器常用的正则有符号数字量(CSD)编码技术和分布式算法(DA)的基础上,提出了一种改进的实现方法.该方法根据滤波器系数的特点将滤波器分为两个部分,一部分采用CSD编码技术设计,一部分采用DA算法设计.通过Quartus2软件仿真,在Cyclone EPEC6Q240C8芯片上实现了多个FIR数字滤波器.实验结果表明:改进的实现方法在一般情况下更加节约芯片面积,且实现的FIR数字滤波器完全达到了性能要求.  相似文献   

20.
赵岚  王海英  张维平 《科技资讯》2009,(19):105-105
本文设计了一个32阶线性相位FIR滤波器,采用分布式算法原理,在FPGA进行了实现。采用查找表来实现乘累加单元,将乘法运算转换为查表操作,提升处理速度。最后进行了硬件仿真,结果证明这一方法是可行且高效的。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号