首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
提出多输入端运算跨导放大器的两种CMOS电路结构。对结构特点和设计原则作了对比分析;对设计实例电路提供了SPICE程序模拟结果。  相似文献   

2.
采用了"4I/I原理",基于0.25 um CMOS工艺,设计了一种高增益、恒跨导的输入输出轨至轨运算放大器.并讨论了该运算放大器的性能、原理及设计方法.仿真结果表明,该放大器适于较低工作电压,可作为模拟IP核电路.  相似文献   

3.
低压低功耗CMOS电流反馈运算放大器的设计   总被引:1,自引:0,他引:1  
电源电压的下降对模拟电路的设计是一个难题。如今模拟电路的典型电源电压大约是2.5~3V但是发 展的趋势表明电源电压将是1.5V甚至更低。在这种情况下,国内外研究人员致力于设计适用于标准CMOS工 艺的低压电路结构,主要在文献[1]基础上设计了一种新型的CMOS电流反馈运算放大器(CFOA)使用了 0.5μmCMOS工艺参数(阈值电压为0.7V),模拟结果获得了与增益关系不大的带宽,在1.5V电源电压下产生 了约6.2mV 的功耗。  相似文献   

4.
目的 设计一个具有轨对轨输入和输出摆幅的两级CMOS运算放大器.方法 输入级采用两对单一类型的n沟道差分对管作为输入管,用两个相同的n沟道源跟随器来完成输入电平的直流电平转移,实现了轨对轨的输入摆幅;输出级采用前馈甲乙类控制的轨对轨输出级,保证了轨对轨的输出摆幅和较强的驱动能力.结果 用标准的0.6μm CMOS BSIM3v3模型库对该放大器进行了仿真,开环电压增益、单位增益带宽和相位裕度分别达到了113.57dB,11.9MHz和53°,输入级跨导的变化在±5%内.结论 所设计运算放大器其输入和输出摆幅为轨对轨,满足设计所提要求.  相似文献   

5.
文章分析了传统的轨到轨运算放大器输入级电路,设计了一种低功耗、恒跨导CMOS运算放大器。整个电路基于0.5μm标准N阱CMOS工艺进行设计,采用HSPICE工具仿真,在3 V单电源工作电压情况下,功耗约为0.15 mW,当电路驱动3 pF电容的负载时,电路的直流增益达到78 dB,单位增益带宽达到3 MHz,相位裕度为81°,达到了设计的低功耗、恒跨导的要求。  相似文献   

6.
在解释了传统基本两级CMOS运算放大器低电源抑制比(PSRR)原因的基础上,提出了一种简单电路技术来提高传统基本两级CMOS运算放大器中频PSRR。该方法原理是通过改变偏置结构产生一个额外的信号支路在输出端跟随电源增益,这样在输出端可以得到近似为零的电源纹波增益,从而能提高运放的PSRR。采用0.35μm标准CMOS工艺库,在Cadence环境下仿真结果显示,改进的运算放大器的PSRR在中频范围内比传统运算放大器可提高20dB以上。  相似文献   

7.
低压低功耗CMOS电流反馈运算放大器的设计   总被引:4,自引:0,他引:4  
电源电压的下降对模拟电路的设计是一个难题。如今模拟电路的典型电源电压大约是2.5~3V,但是发展的趋势表明电源电压将是1.5V,甚至更低。在这种情况下,国内外研究人员致力于设计适用于标准CMOS工艺的低压电路蛄构。主要在文献[1]基础上设计了一种新型的CMOS电流反馈运算放大器(CFOA),使用了0.5μmCMOS工艺参数(阈值电压为0.7V),模拟结果获得了与增益关系不大的带宽。在1.5V电源电压下产生了约6.2mW的功耗。  相似文献   

8.
一种两级CMOS运算放大器电源抑制比提高技术   总被引:1,自引:0,他引:1  
在解释了传统基本两级CMOS运算放大器低电源抑制比(PSRR)原因的基础上,提出了一种简单电路技术来提高传统基本两级CMOS运算放大器中频PSRR.该方法原理是通过改变偏置结构产生一个额外的信号支路在输出端跟随电源增益,这样在输出端可以得到近似为零的电源纹波增益,从而能提高运放的PSRR.采用0.35μm标准CMOS工艺库,在Cadence环境下仿真结果显示,改进的运算放大器的PSRR在中频范围内比传统运算放大器可提高20 dB以上.  相似文献   

9.
1.5 V低功耗CMOS恒跨导轨对轨运算放大器   总被引:1,自引:0,他引:1  
运算放大器是模拟集成电路中用途最广、最基本的部件。随着系统功耗及电源电压的降低,传统的运算放大器已经不能满足低压下大共模输入范围及宽输出摆幅的要求。轨对轨运算放大器可以有效解决这一问题,然而传统的轨对轨运算放大器存在跨导不恒定的缺点。本文设计一种1.5V低功耗CMOS恒跨导轨对轨运算放大器,输入级采用最小电流选择电路,不仅实现了跨导的恒定,而且具有跨导不依赖于理想平方律模型、MOS管可以工作于所有区域、移植性好的优点。输出级采用前馈式AB类输出级,不仅能够精确控制输出晶体管电流,而且使输出达到轨对轨全摆幅。所设计的运算放大器采用了改进的级联结构,以减小运算放大器的噪声和失调。基于SMIC0.18μm工艺模型,利用Hspice软件对电路进行仿真,仿真结果表明,当电路驱动2pF的电容负载以及10kΩ的电阻负载时,直流增益达到83.2dB,单位增益带宽为7.76MHz,相位裕度为63°;输入输出均达到轨对轨全摆幅;在整个共模输入变化范围内跨导变化率仅为2.49%;具有较高的共模抑制比和电源抑制比;在1.5V低压下正常工作,静态功耗仅为0.24mW。  相似文献   

10.
基于0.6μm CMOS工艺,设计了一种轨对轨运算放大器.讨论了该运算放大器的原理、性能及设计方法,并进行了模拟仿真.此运算放大器采用了3.3V单电源供电,其输入共模范围和输出信号摆幅接近于地和电源电压,即所谓输入和输出电压范围轨对轨.其运放的小信号增益为77dB,单位增益带宽为4.32MHz,相位裕度为79度.由于电路简单,工作稳定,输入输出线性动态范围宽,非常适合于SOC芯片内集成.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号