首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 62 毫秒
1.
计数器是数字系统中必不可少的组成部分,和同步计数器不同,组成异步计数器的触发器不是共用同一个时钟源,所以触发器的翻转是异步的。该文对异步计数器的逻辑功能以及异步计数器的级联扩展进行探讨,旨在使学生掌握应用异步计数器进行电路设计。  相似文献   

2.
计数器的级联规律及其应用   总被引:1,自引:0,他引:1  
  相似文献   

3.
吴凤凰  吴芳 《江西科学》2010,28(3):401-403
通过一个例子,分析了加法计数器的设计方法。第一大类方法是触发器加门电路的设计方法,第二大类是由中规模集成电路构成计数器。通过对计数器的实现的总结使学生能够快速掌握设计方法。  相似文献   

4.
分析PIC16F87X单片机的异步计数器的硬件工作原理及其优点,从硬件和软件角度讨论其应用及应注意的问题.  相似文献   

5.
2~N—m计数器     
计数器电路的分析讨论相当费时和麻烦。本文提出了一个分析此一问题的一般方法,总结且证明了同步2~N—m 进计数器定理。在此基础上构成了一系列各类计数器,使分析讨论简单明了。  相似文献   

6.
在异步计数器的设计中,要把握住两个关键问题:一个是各触发器时钟信号的选取,一个是从状态转换图化简整理各触发器的状态方程时卡诺图的正确获取。对此进行了分析并提出了具体的解决方法。  相似文献   

7.
总结了二进制计数器的设计方法,提出一种T触发器构成的任意进制计数器的自启动设计方法,表明推广这种设计方法具有设计快捷、方便无挂起现象的优点。  相似文献   

8.
本文在进一步研究异步时序系统时钟复盖设计方法的基础上,根据多时钟复盖的概念和多路选择器的选通功能,提出了可控双向异步计数器的时钟复盖设计方法。并根据JKFF和8421码的特点寻求了一些特殊规律,使常用的JKFF组成异步计数器的设计步骤更加简化。  相似文献   

9.
本文探讨了异步计数器设计中确定良器次态卡图的一种新方法-依据时序图确定为0为1最小项法,并以一个异步十进制加法计数器的设计为例,论述了新方法的先进之处。  相似文献   

10.
以单片机P89C51为核心,设计了一种迈克尔逊干涉条纹自动计数器,介绍了仪器各部分电路设计以及软件设计,并分析了各种干扰及其排除方法.实验结果表明,该仪器能有效缩短实验时间,操作简便,精确度高.  相似文献   

11.
通过工程实例介绍了复式对拉件设计及其在混凝土墙体支模中的应用,并与传统的对拉螺栓和对拉条的优缺点进行了对比。实践表明对基础两侧地基松软和有抗渗要求的构筑物。混凝土墙体支模采用复式对拉件更为实用方便,效果好且不损坏模板,还提高了模板的周转率。  相似文献   

12.
计数器在数字电路中有着广泛的应用,现提出一种计数器设计穿插在电子电路设计的教学方法,使学生能够快速地根据现有的数字电路知识转化到EDA的应用。  相似文献   

13.
计数器是数字系统的基本逻辑器件,如何设计出简单可靠的计数器,详细阐述了设计的方法和技巧.  相似文献   

14.
一种全数字延时触发器设计   总被引:2,自引:0,他引:2  
传统的单稳延时电路需外接RC支路,故精度不高,稳定性差,预置不直观。与之相比,全数字化设计的触发器采用时钟计数与预设值较容易实现延时,准确性、稳定性大大提高。延时范围与时钟频率有关,亦随计数器位数增加而增加,最高分辨率由器件响应速度确定,定时精度与时钟步长有关。由于采用数字比较方法,可实现不同量程(μs~数10s)切换。该设计可用于要求较高的实验场合。  相似文献   

15.
介绍了正交解码与可逆计数通用芯片的主要工作原理,在此基础上主要通过对Agilent公司HCTL—2020的功能分析扩展了正交解码芯片对三路信号的处理能力,并完成了对各个模块的功能仿真。实验结果表明,该方案准确、可靠,有一定的抗干扰能性,适用的范围大。  相似文献   

16.
袁清升  郝燕玲 《应用科技》2001,28(12):25-26,17
在无线电定位接收信号处理中,为了准确的测量TOA,对计数器的计数精度有极高的要求。本文提出了一种利用常用逻辑器件,结合现场可编程器件实现200MHZ甚至更高频率的高速计数器的方法,并与计算机接口。该计数器可用于高精度的TOA,PW测量等方面。  相似文献   

17.
基于线阵电荷耦合元件(CCD)的纱线计数器,采用TCD1501D为图像传感元件,利用复杂可编程逻辑器件产生稳定的时序脉冲驱动CCD元件,传感器输出图像信号经滤波放大和AD转换后由ARM微控制器采集.采集的数据在ARM内部进行二值化处理,实现纱线计数.详细介绍了系统软硬件设计.实验测试证明了系统设计的正确性.  相似文献   

18.
介绍了用CPLD+HDL的EDA技术作为开发手段,实现对多通道的脉冲信号计数的脉冲计数器的设计,并利用单片机将计数结果传给上位机,论述了基于VHDL语言和芯片的数字系统的设计思想和过程,通过对设计结果的系统仿真波形分析,验证了计数器设计的正确性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号