首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 93 毫秒
1.
面向移动通信系统设计了一种智能化锁相环频率合成器,运用了吞脉冲技术和锁相技术等技术,该频率合成器输出频率:138.025-167.000MHz,以25kHz为频道是隔,覆盖频道数可达1160个,具有较高稳定度,采用单片机对频率合成器进行运算和控制,可实现置频、取频、空闲频道搜索、纠错等功能。  相似文献   

2.
介绍了锁相环频率合成技术的基本原理、特点及应用,并给出了一个以TDD1742T为核心芯片的UHF波段(900MHz)PLL频率合成器的设计方案.  相似文献   

3.
介绍了高速频率合成器的一种实现方法和所设计的频率合成器工作频率的预置方法,并给出了系统框图和关键电路  相似文献   

4.
一种宽频带捷变频雷达频率合成器   总被引:4,自引:0,他引:4  
应用大规模集成数字锁相环芯片,高性能晶振源,频率数字快捷电路,经过相位噪声分析和合成器优化设计,研制成功了具有工作频率高,输出频带宽,频率捷变快,相位噪声低,功率大,杂散低,抗干扰能力强和体积小的捷变频雷达频率合成器,满足了新一代雷达的要求。  相似文献   

5.
介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.  相似文献   

6.
该文介绍一种采用Motorola公司MC145146和MC12017/18蕊片构成的短波电台频率合成器的硬件电路实现方案。频率合成器的输出频率范围2~29.9999MHz,频率间隔100Hz,换频时间小于0.01s。文中论述了这种多环数字式频率合成器工作原理,各环路之间对应的频率关系和电路参数的选择,给出了频率合成器的试验结果.  相似文献   

7.
郑春来 《科技信息》2006,(7):273-275
介绍了一种数字式双模锁相环频率合成器的设计方法。该方法采用大规模集成锁相频率合成器芯片145152-2,高速双模分频器芯片MC12022,集成压控振荡器MC1648,集成运放OP07构成锁相式频率合成器电路,该电路具有结构简单,成本低,频率分辨率较高,频率范围宽,输出信号频谱纯净,可智能控制的特点。  相似文献   

8.
设计了用于无绳电话的45/48 MHz接收机锁相环频率合成器.电路采用0.35 μm CMOS工艺,整数分频方式,外接LC谐振回路来调节环路工作在34 MHz、37 MHz两个频段,每个频段包括20个信道,间隔25 k为一个信道.本文用SMIC 0.35μm CMOS工艺参数对所设计的频率合成器进行了仿真,仿真结果表明:在电荷泵充放电电流为1 mA时,整体电路工作电流小于2.5 mA,spur小于-60 dBc,锁定时间小于3 ms.  相似文献   

9.
锁相式频率合成器采用取样式或开关式鉴相器,会有重复频率的脉冲漏泄,导致寄生频的产生,频率合成器频谱纯度下降,本方法是将环路滤波器加以改进,并在文中进行讨论,实验证明,该措施对提高边频抑制能力,改善频谱纯度十分有效。  相似文献   

10.
文章介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片TC9181的工作特性,给出了基于集成锁相环芯片TC9181的“吞除脉冲”式串行数字锁相频率合成器设计方法,为高频频率合成器的设计提供了一个较好的思路。  相似文献   

11.
利用大气波导实现雷达超视距探测已成为扩大雷达探测范围的有效手段。要实现雷达超视距探测,首要问题是需要利用高精度的大气波导测试仪对大气波导的特征信息进行测量。针对大气波导测试仪对高精度频率合成器的要求,首先,结合现有的射频集成模块,通过选取合适鉴相器和压控振荡器,并根据设计要求对其内部参数进行合理设置,使之满足要求;其次,对决定锁相频率合成器整体性能主要因素的环路滤波器进行优化设计。通过仿真软件ADS对设计出的电路进行仿真与优化,最终得到了符合设计要求的5.5 GHz锁相频率合成器。  相似文献   

12.
阐述了锁相环的电路结构和工作原理,并给出一种由集成锁相环CC4046构成的频率合成器设计方案.  相似文献   

13.
适用于多边带频分复用超宽带系统的CMOS频率综合器   总被引:1,自引:1,他引:0  
采用整数分频锁相环、单边带混频器、多相位滤波器、频率选择器设计了适用于多边带频分复用超宽带系统的频率综合器.该频率综合器可以产生3.432,3.96,4.488 GHz 3个频率信号,仿真结果表明该电路提供大于35.29 dB,边带杂散抑制性能,频率信号之间的切换时间小于1.35 ns,相位噪声积分为2.62°,满足了超宽带通信系统收发机对于本地时钟性能的要求.频率综合器采用0.18μm RF CMOS工艺设计,在1.8 V电源电压下,总功耗为66.6 mW.  相似文献   

14.
介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片MC145156-2的工作特性,并给出了集成锁相环芯片MC145156-2的一个应用实例.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10~(-7).  相似文献   

15.
为满足现代电子测量和无线电通信领域对激励源的需求, 采用DDS(Direct Digital Synthesizer) 芯片AD9854ASVZ 设计一款高频率高精度信号发生器。ARM Cortex-M3 内核的STM32F103VE 芯片作为系统的MCU(Microcontroller Unit); 在MDK-ARM 平台下用C 语言开发主监控程序和信号产生程序; 利用Python 工具在PC(Personal Computer)端编写人机交互界面, 通过串口实现PC 与MCU 之间通信; 设计低通滤波电路和多级放大电路对产生的信号进行噪声(杂散)抑制和幅度控制。测试结果表明, 该信号发生器输出信号失真小, 精度高,频率范围宽, 具备较好的稳定性。输出正弦波、方波的频率范围为DC ~150 MHz, 频率漂移100 PPB(Part Per Billion), 频率分辨率1 滋Hz, 输出信号幅度峰峰值可在10 mV ~20 V 范围内, 以10 mV 步进调节。技术指标满足大部分外场实验和工业应用的需求。  相似文献   

16.
本文介绍了通过对RC桥式正弦波振荡电路的改进从而构成简易音频信号发声器的过程。  相似文献   

17.
采用小数分频锁相环路、正交单边带混频器和除2除法器设计了一款全集成CMOS频率综合器,以满足多种无线通信标准的要求.提出基于双模压控振荡器(DMVCO)的频率综合器架构,一方面能够通过除2除法器覆盖3GHz以下的无线通信频段,另一方面DMVCO自身又替代了额外的多相滤波器来抑制混频器引入的镜像杂散.频率自动校准电路能对压控振荡器的频率进行快速、准确的校准.频率综合器采用TSMC 0.13μmCMOS工艺进行设计.仿真结果表明,在输出频率为900MHz时频偏在0.6MHz处,频率综合器的相位噪声为-122dBc/Hz;在功耗不大于56mW的情况下,频率综合器实现了0.4~6GHz的频率覆盖范围.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号