首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
随着片上系统(SoC)电源电压的降低,嵌入式快闪存储器内部电荷泵电路的电压增益不断下降.为提高低电源电压下电荷泵电路的效率,提出了一个基于两路互补结构的高效率电荷泵电路,并设计了栅压提高电路与衬底调节电路,二者的共同作用可以有效地减少传输电压的损失,提高电荷泵电路的电压增益.模拟结果表明:当电源电压为1.5V时,相比于...  相似文献   

2.
电荷泵锁相环(charge pump phase-locked loop, CPPLL)作为频率合成器(frequency synthesizer, FS),广泛应用于接收机中来提供低杂散、低噪声、高频谱纯度的本振(local oscillator, LO)信号。电荷泵(charge pump, CP)作为关键模块之一,其存在的非理想效应以及失配会带来更高相位噪声影响锁相环(phase-locked loop, PLL)频率综合器输出本振的频谱纯度。基于台积电(Taiwan semiconductor manufacturing company,TSMC ) 0.18 μm CMOS工艺,采用电流舵电荷泵结构并加入泄漏电流模块设计了一款低电流失配率、低相位噪声的电荷泵电路,较好地克服了传统电荷泵所存在的非理想效应,使整个电荷泵电路的相位噪声保持在较低的水平。利用Cadence Spectre对电荷泵的整体性能进行仿真。仿真结果表明,供电电压为1.8 V时,电荷泵电流为31.71 μA,最大相位噪声为-230 dBc/Hz,在0.4~1.4 V输出电压范围内最大电流失配率仅有0.22%。  相似文献   

3.
功耗问题是制约集成电路设计的一个重要因素.分析了CMOS集成电路中功耗的来源,集成电路设计中功耗设计的目的,估算方法和功耗模型.研究模拟集成电路的特点和相应的功耗估计方法.针对采用环形振荡器的电荷泵锁相环,研究电荷泵锁相环的组成,各模块的工作原理及对功耗的贡献,提出了电荷泵锁相环系统级功耗估计模型.与实际测量结果相比,相对误差小于22%.该模型易于植入集成电路设计工具,可以对锁相环系统级设计提供功耗方面的参考,提高集成电路的设计质量.  相似文献   

4.
设计了一种基于外接泵电容的1.33倍新型电荷泵电路.电路采用了预启动和衬底电位选择结构,并利用三相时钟信号方式控制电荷泵的工作状态.采用0.5μmCMOS工艺模型利用Cadence的Specter工具进行了仿真.结果表明:所设计的电路提高了芯片的启动速度,有效防止了闩锁现象的产生;在典型的3.3 V输入电压下,电荷泵效率为93.25%.与传统电荷泵相比优势在于输出电压低,有效地降低了无用功耗.1.33倍电荷泵必将具有广泛地应用前景.  相似文献   

5.
设计了一种高性能锁相环电荷泵电路.该电路采用UMC 0.18μm Mix-Mode CMOS工艺实现.仿真结果表明,通过利用电荷共享加速电流镜的开启,该电荷泵开启时间仅为0.3 ns,不会产生鉴相死区,能较好地抑制时钟馈通、电荷注入等非理想特性的影响,并且适合于低电压工作.通过与传统型及参考型两种电荷泵电路的仿真对比,验证了所设计电荷泵的优越性.  相似文献   

6.
提出了一种低电压CMOS工艺下用于偏置电路中的低漏电流电荷泵电路设计.漏电是输出纹波的主要来源,引入两个不同频率的时钟,通过控制电荷转移器件的开关交替动作来抑制反向漏电流.与传统设计相比,在每级电荷泵单元中增加了两个额外的MOS管,用于维持电荷泵单元中每个晶体管的衬底电位.详细分析了时钟和寄生所引入的非理想效应,并在0.35 μm工艺下设计了一款电荷泵电路.仿真结果表明,所提出的9级电荷泵在1.4 V电源电压下能够实现13.4 V直流输出和0.17 mV纹波电压.这种电荷泵结构具有更好的噪声性能,可用于给传感器电路提供稳定的电压偏置.  相似文献   

7.
提出一种无阈值损耗的电荷泵倍压电路(2倍压电路),该电路采用衬底可变单元代替二极管连接的MOS管,消除了MOS器件的体效应及阈值损耗的影响,与传统电荷泵相比效率提高了20%,获得低至1.0V的宽输入范围.基于该结构采用TSMC 0.25μm BCD工艺设计了一款2.0AUSB功率开关芯片,使用spec-tre对整体电路进行了仿真验证,结果表明:该电荷泵电路的工作状态良好,同比输出电压提高了1.0V,效率最高可达90%,基于该工艺实现的电荷泵电路的版图面积仅为0.04mm2.  相似文献   

8.
设计了一种新型电荷泵电路,该电路采用了差分反相器,可工作在2 V的低电压下,具有速度快、波形平滑、结构简单、功耗低等特点.HSpice仿真结果显示,电荷泵的工作频率为10 MHz时,功耗仅为0.1 mW,输出信号的电压范围宽(0~2 V).该电路可广泛应用于差分低功耗锁相环电路中.  相似文献   

9.
高性能的锁相环芯片,是当今通信领域研究的一个重点.通过改进普通型电荷泵锁相环电路模块,设计出一种带有共源共栅电流源的差分型电荷泵锁相环,使之有效地控制时钟馈通、电流不匹配、电荷注入和电荷共享等非理想效应,保证电荷泵的充放电速度更快、抖动更低.仿真结果表明,该设计实现了快锁低抖特性.  相似文献   

10.
在归纳单端输出电流型电荷泵锁相环设计方法的基础上 ,给出单端输出电压型电荷泵锁相环的两种设计方法 :直接近似为电流型输出 ;串接电阻转换为电流型输出 .实验验证了其正确性 ,从而纠正了 Motorola公司设计方法的错误  相似文献   

11.
锁相环中的新型电荷泵电路   总被引:8,自引:0,他引:8  
分析了锁相环中电荷泵产生的误差,提出了一种新型的电路,这种新型电荷泵能消除过冲注入电流,其误差特性远优于传统的电荷泵.通过SPICE仿真对两种电荷泵进行了比较.  相似文献   

12.
基于AD9858的DDS+PLL频率合成器   总被引:2,自引:0,他引:2  
基于锁相频率合成技术(PLL)和直接数字频率合成技术(DDS)各有其优缺点,文章将两者结合,提出设计方案,并给出了主要的硬件电路设计,以产生符合预期要求的雷达信号。设计以AD9858为核心器件,输出DDS频率信号,为PLL提供参考输入信号。PLL中的鉴相器采用ADF4107,同时利用FPGA对两者进行方便的控制,可以获得较快的频率转换时间,相位噪声为-90dBc/Hz且杂散优于-70dBc的雷达信号。最终得到一个综合指标较高的系统。  相似文献   

13.
载波跟踪环(PLL)设计是GPS接收机设计中的关键问题,PLL的相位误差源包括相位抖动和动态应力误差.随着接收机工作平台动态性的增加,较大的动态应力误差将导致环路失锁.为适应高动态环境,GPS接收机通常采取INS辅助GPS跟踪环路的超紧组合方式来降低动态应力误差.组合系统提供的外界辅助信息不可能完全精确,所以跟踪环路在减小动态应力误差时,也会引入其他测量误差源.对GPS/INS超紧组合系统PLL跟踪误差进行了详细推导并且得出两个解析公式.仿真结果表明,对超紧组合系统的PLL跟踪误差公式推导是准确的,为PLL环路参数的最优设计提供理论参考.  相似文献   

14.
介绍了锁相环调频发射机的原理,分析其传输特性,指出环路设计时应注意的问题.分析影响有源滤波器特性的因素,并对其仿真,验证该设计能够满足系统的要求.  相似文献   

15.
线性调频信号源的研制   总被引:1,自引:0,他引:1  
提出了一种具体的C波段的线性调频信号源的设计方案.该方案是基于最新的直接数字频率合成技术(DDS)和锁相环频率合成(PLL)相结合的结构,利用DDS与PLL进行混频产生所需信号,重点阐述了系统的硬件实现,包括系统设计方案、主要电路模块设计及高速PCB板设计的关键技术等,并针对实际调试过程中的常见问题给出具体的解决方案.  相似文献   

16.
基于FPGA的液晶驱动智能片上系统的设计方法.SOPC系统以FPGA为核心控制器,在Altera公司CycloneⅢ系列芯片EP3C25F324C8Z上,以SOPC Builder为设计环境,搭建了NiosⅡ嵌入式处理器及相应的外围驱动电路;利用FPGA丰富的逻辑资源及结合按各个功能分块的模块化设计思想,设计了SDRAM模块、FLASH模块、VGA模块、PLL模块等IP软核,并将多个模块组建到一片FPGA芯片上,实现了640×480液晶显示驱动控制.经过调试验证了基于FPGA硬件设计的正确性、可行性.  相似文献   

17.
泵站的节能是泵站经济运行至关重要的课题,对其进行优化调度是节约能源并发挥泵站工程最大效益的有效途径。本文研究泵站优化调度的"动态规划法",建立优化调度数学模型,编写VisualBasic求解程序,以总能耗最低为目标模拟梯级泵站实际运行工况,研究了某梯级扬水泵站运行优化问题。  相似文献   

18.
水泵性能测试是评价水泵在性能上是否达到相关设计要求。介绍的水泵性能试验台控制系统采用工控机、采集控制板卡、各传感器与显示模块对水泵进行以P-Q、T-Q测试为主的性能测试,结果表明,该系统操作简单方便、测试过程自动化程度高、测试精度高。  相似文献   

19.
Phase locked loop (PLL) is a typical analog-digital mixed signal circuit and a method of conducting a top level system verification including PLL with standard digital simulator becomes especially significant. The behavioral level model (BLM) of the PLL in Verilog-HDL for pure digital simulator is innovated in this paper, and the design of PLL based clock and data recovery (CDR) circuit aided with jitter attenuation PLL for SerDes application is also presented. The CDR employs a dual-loop architecture where a frequency-locked loop acts as an acquisition aid to the phase-locked loop. To simultaneously meet jitter tolerance and jitter transfer specifications defined in G. 8251 of optical transport network ( ITU-T OTN) , an additional jitter attenuation PLL is used. Simulation results show that the peak-to-peak jitter of the recovered clock and data is 5.17ps and 2.3ps respectively. The core of the whole chip consumes 72mA current from a 1.0V supply.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号