首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
介绍了锁相环频率合成技术的基本原理、特点及应用,并给出了一个以TDD1742T为核心芯片的UHF波段(900MHz)PLL频率合成器的设计方案.  相似文献   

2.
该文介绍一种采用Motorola公司MC145146和MC12017/18蕊片构成的短波电台频率合成器的硬件电路实现方案。频率合成器的输出频率范围2~29.9999MHz,频率间隔100Hz,换频时间小于0.01s。文中论述了这种多环数字式频率合成器工作原理,各环路之间对应的频率关系和电路参数的选择,给出了频率合成器的试验结果.  相似文献   

3.
本文在小数分频技术基础上给出了一种锁相环路带内调频的设计方案,可将调制信号频率下限延伸到直流,但调制信号上限受锁相环路影响,需与带外调频结合使用获得宽带调频。  相似文献   

4.
用于高速PLL的CMOS电荷泵电路   总被引:8,自引:0,他引:8  
提出了一种应用于高速锁相环中的新型CMOS电荷泵电路.电荷泵核心部分为一带有参考电压电路的双管开关型电路,并对运放构成的反馈回路进行了改进,降低了电荷泵输出电压的抖动.电路采用chartered0.35μm 3.3 V CMOS工艺实现,模拟结果表明电流源输出电压在1~3V区间变化,其输出电流基本无变化,上下电流的失配率小于0.6%,具有很高的匹配性.在3.3V电源电压下,电荷泵输出电压的范围为0~3.1V,具有宽摆幅和低抖动(约0.2mV)等优点,能很好地满足高速锁相环的性能要求.  相似文献   

5.
阐述了一个S波段锁相式频率合成器,频率范围为2.4~2.5 GHz,频率步进为4 MHz,相位噪声指标为£(100 kHz)<-110 dBc/Hz.该频率合成器通过51系列的单片机采用I 2C总线对锁相环路一系列参数进行控制,通过软件编程来实现对VCO反馈信号的分频,代替传统的PC控制,使应用更方便.该电路的主要特点是体积小、频率调整方便.  相似文献   

6.
锁相环路在现代电子技术中应用十分广泛。本文介绍环路的稳频措施,重点研究环路的锁定能力及锁定条件。  相似文献   

7.
文章设计了一款完全集成的高性能4阶电荷泵锁相环.根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能.首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然后给出了关键电路的结构以及前、后仿真的结果.在SMIC0.35μm 2P3M CMOS工艺条件下,该锁相环的正常工作范围为60~640 MHz,400 MHz时周期到周期抖动为96 ps,面积为0.38 mm2.内嵌本电路的一种DAC芯片已交付数据,成功参加MPW项目流片.  相似文献   

8.
研究超前滞后型数字锁相环的系统原理.讨论了数字信号在3个功能模块超前滞后的原理,给出了它们在FPGA/CPLD中实现的方式,为需要全数字锁相环控制的设备提供了一种可行的电路设计方案.  相似文献   

9.
胡仲毅 《科技信息》2010,(19):159-160
锁相频率合成是间接频率合成的一种,它是一个基于相位比较的负反馈控制系统。但是,由于传统锁相环中只有1个VCO,而普通的VCO不具有跨倍频程的变频范围,这使得只有一个VCO的PLL输出频率范围受到限制。本文给出了一种高性能双锁相环系统的设计。可输出宽频段、低相噪的本振信号。结果表明,这个电路不仅满足了指标要求,还符合批量生产的要求。为其他人进一步研究类似锁相环提供了不错的经验和参考。  相似文献   

10.
高阶有源锁相环路滤波器的设计与仿真   总被引:1,自引:0,他引:1  
基于频率响应的设计方法,本文对四阶电荷泵锁相环滤波器进行了设计和仿真,利用时间常数与滤波器组件的关系,推导和分析了环路滤波器的传递函数,并在Matlab环境下仿真得到了理想的相位裕度和环路带宽.实验表明,该高阶有源锁相环路滤波器可以在保证相同的鉴相杂散抑制的同时,可允许更宽的环路带宽和更高的鉴相频率,从而改善了锁相环的带内相位噪声性能.  相似文献   

11.
基于LabVIEW的软件数字锁相环实现   总被引:1,自引:0,他引:1  
锁相环在测控、数字信号处理等领域有着广泛的应用。软件锁相环成为锁相环发展的趋势之一,根据锁相环路的基本组成及原理,利用LabVIEW软件提供的强大的数值计算和信号分析等能力对软件数字锁相环进行设计。实验和仿真结果表明该软件锁相环具有较好的捕获和跟踪性能。利用软件实现的锁相环比硬件锁相环具有更好的灵活性和通用性,同时具有结构简单、参数设计灵活等优点。  相似文献   

12.
锁相环与锁频环在数字Costas环中的应用   总被引:1,自引:0,他引:1  
基于锁相环和锁频环的模型,研究了由两者构成的数字Costas环结构和性能.首先介绍了传统的数字Costas环模型,接着给出了鉴相器、二阶环路滤波器和三阶环路滤波器的结构,在此基础上分析了基于锁频环的数字Costas模型,实现了扩大Costas环的跟踪范围和提高跟踪精度的目的,最后给出了仿真结果,分析了两种环路单独和相结合后的应用和特点.  相似文献   

13.
文章介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片TC9181的工作特性,给出了基于集成锁相环芯片TC9181的“吞除脉冲”式串行数字锁相频率合成器设计方法,为高频频率合成器的设计提供了一个较好的思路。  相似文献   

14.
集成电路μPC1477C是具有广泛用途的锁相环型的FM解调器,是近年来国外开发生产的新型的电子器件.本文具体地介绍了它的工作原理,并把它应用到卫星广播接收机中,有效地提高了接收机的性能.  相似文献   

15.
详细分析了三种锁相调频方式的环路响应及环路稳定性。分析表明,在三种调频方式下,环路对输入相位谱均呈低通特性,而对调制信号在不同方式下有不同响应特性。  相似文献   

16.
卫星导航接收机定点环路跟踪精度研究   总被引:2,自引:0,他引:2  
针对浮点与普通定点环路控制在运算量和资源占用方面的问题,基于对卫星导航接收机传统信号跟踪方法及精度的研究,提出了一种改进的定点环路控制方法,并分别从鉴相器量化误差、滤波器系数近似以及滤波器运算误差3方面,对其相对于浮点环路控制的跟踪精度损失进行了理论分析和实测验证.实测结果验证了误差分析的正确性.  相似文献   

17.
在归纳单端输出电流型电荷泵锁相环设计方法的基础上 ,给出单端输出电压型电荷泵锁相环的两种设计方法 :直接近似为电流型输出 ;串接电阻转换为电流型输出 .实验验证了其正确性 ,从而纠正了 Motorola公司设计方法的错误  相似文献   

18.
本文报导一个用于48M Hz时钟产生器的锁相环.该PLL采用0.25μm n-well CMOS工艺,在2.5V供电电压下,其静态电流为1.44mA.有效版图面积为600μm·335μm.  相似文献   

19.
介绍了K计数环路滤波器的基本结构和工作原理,提出了一种基于FPGA的K计数环路滤波器的设计方法,采用Verilog硬件描述语言进行编程,Xilinx ISE软件进行综合及时序模拟。  相似文献   

20.
论述了一种应用于802.11a无线局域网射频前端高速频率合成器中两个关键模块的设计:负阻LC压控振荡器(VCO)与高速双模分频器(DMP)的射频全芯片集成。采用0.18pmCMOS工艺,1.8V电压下进行仿真,VCO仿真偏离4.5GHz中心频率500kHz时,相位噪声为—119dBc/Hz,VCO调谐范围为15%。除8/9双模预分频器实现了高速、低抖动、低功耗设计。均方差抖动9ps,核心部分电源电流消耗3.9mA。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号