共查询到18条相似文献,搜索用时 78 毫秒
1.
低速率语音编解码专用芯片的设计 总被引:10,自引:1,他引:10
为了满足可视电话系统对高质量,低成本语音编解码器的需要,采用数字信号处理器内核(DSPCore)的方法,设计了符合ITU-TG.723.1建议的5.3kbit/s和6.3kbit/s双速率语音编解码器专用芯片。针对G.723.1算法特点,进行算法优化,如变卷积运算为加/减运算,避开求余运算等,并对需要最大运算量的情况作了模拟,保证语音编解码器在最坏情况下也能正常工作。根据专用芯片的结构,设计了编解码器的流程和接口模块,用较少的运算量和较小的存储空间,实时实现了G.723.1建议及其附录A的全部功能和选项,并通过了全套测试序列的检验,而且留出足够多的资源实现自适应回声抵消、调制解调等其它功能。 相似文献
2.
对当前最有代表性ISD系列语音芯片的体系结构和功能作了简要的分析和概括,在此基础上提出了一种基于语音段管理的语音芯片体系结构。 相似文献
3.
对当前最有代表性ISD系列语音芯片的体系结构和功能作了简要的分析和概括,在此基础上提出了一种基于语音段管理的语音芯片体系结构。 相似文献
4.
为了提高通信系统的保密性,降低制造成本,需要进行专用处理器的设计。基于正弦激励线性预测(SELP)算法模型,设计了一款多速率语音专用处理器。芯片使用可重构体系结构和超长指令字(VLIW),优化了高复杂度函数。仿真结果表明:该处理器对0.6kb/s速率SELP算法的执行效率明显优于通用数字信号处理器(DSP)。处理器内部程序数据外部不可见,指令并行度显著提高,常用函数可被修改,从而达到高保密性、低复杂度、易开发性。 相似文献
5.
针对低速率语音压缩算法对处理器系统实时处理复杂运算的性能要求,就程序调用过程的ASIC实现问题进行了对比与分析,进而提出了用层次状态寄存器控制存取算子对存储体交叉访问的方法,并结合运用寄存器窗口传递参数的功能,以及利用空指令硬布线处理流水线冲突的方法,有效地解决了TR600芯片中调用过程存在的主要问题. 相似文献
6.
7.
PCI总线接口设计及其专用芯片应用 总被引:1,自引:1,他引:1
介绍了PCI总线结构和接口开发背景,并对专用接口芯片S5933芯片的工作原理,功能特点进行了分析,自行开发了一个具有实用价值的接口电路,该接口电路使用了可编程逻辑,FIFO存储等技术,既可以进行I/O操作,也可以通过DMA操作来传输高速的大容量数据,解决数据传输的瓶颈问题,应用结果表明,该电路工作稳定,性能突出,具有较高的性能价格比。 相似文献
8.
章分析了ISD4004语音芯片的内部存储信息管理机制,以具体实例介绍了录音控制过程,实现了对语音地址的准确控制。 相似文献
9.
指出了ML2500是采用模拟存储技术的一种新型语音处理芯片,给出了ML2500的内部结构框图、引脚功能及应用电路,并提供了与单片机连接软件编程。 相似文献
10.
数码语音芯片在智能仪器仪表中应用非常广泛,但语音芯片录音内容的确定和语音的录制却很麻烦.为此研制了一种数码语音芯片录音系统,该系统由多媒体微机、录放装置及相应的软件等组成.给出了该系统的构成方法、软件编程、特点及功能等.并结合应用实例,证明了该系统的实用性和可操作性. 相似文献
11.
多级滤波算法的ASIC实现 总被引:1,自引:0,他引:1
提出红外图像小目标检测多级滤波算法的一种ASIC体系结构实现方案.该结构有三个数据通道,分别级连不同数量的1×3基本滤波模板;每路数据通道采用流水线结构,其中乘法电路由移位相加电路构成以提高运算速度;采用定点运算,计算精度为8位二进制小数,可处理位宽为8~16位的数据,吞吐量5 M pixel/s~10 M pixel/s,支持128×128,256×256,320×240三种帧格式的图像滤波.设计采用SMIC 0.35μm工艺,芯片面积为3.2 mm×2.7 mm,芯片内部工作频率为50 MHz.芯片滤波实现方式相对软件实现的方式,最大绝对误差0.483 3,可满足实际精度的要求.该芯片可以用于同时检测大小不同小红外小目标. 相似文献
12.
基于MMSE的声码器解码算法 总被引:1,自引:1,他引:1
为满足在高误码率的窄带信道上进行语音通信的需求 ,研究了一种适用于甚低速率语音通信的抗误码参数估值算法。基于一定的解码状态 ,声码器通过最小均方误差(MMSE)估计的方法估计最优参数 ,充分降低信道误码对重建语音质量的影响。对于解码状态参数 ,通过计算最大后验转移概率的方法作最佳估计 ,并给出了一种简化的估计方法。这种抗误码算法计算量小 ,算法复杂度低。仿真结果表明 ,在不同误码率下用该算法恢复出的重建语音 ,不论客观评价或是主观评价 ,其质量都要优于传统的帧删除掩盖方法 相似文献
13.
采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862~0.902V范围内,输入和输出都是线性关系,且共模抑制比可达114 dB,符合设计要求. 相似文献
14.
为了满足计算机能够接收数字视频广播(DVB)内容的需要,针对DVB传输数据量大,实时性要求高的业务特性,提出了一种DVB传输流接收专用芯片的设计。按照自顶向下的设计流程,通过合理划分软硬件结构,围绕高速数据通道的设计,采用流水线结构和链式直接存储器访问(DMA)的方式来提高数据处理速度,并利用理论建模的方法定制链式DMA的参数以及系统缓存大小。实验结果表明:链式DMA策略的硬件带宽达到476.6 Mb/s,为传统DMA方式的25倍,有效提高了接收芯片的数据处理能力。该芯片已采用Fujitsu 0.35μm的CMOS工艺流片。 相似文献
15.
有权和计算是数字信号处理中一种基础的计算模式.为了实现有权和计算ASIC的AT2的优化,研究了一种优化有权和计算中加法次数的方法.实验结果表明,采用研究的优化设计方法后,低通滤波有权和计算的加法操作次数平均可降低24%. 相似文献
16.
分析了超高速集成电路硬件描述语言 ( VHDL)在专用集成电路高层次设计方法上的重要作用 ,指出该语言进行电子设计的主要优势是 :可以使设计人员在设计的每个层次 (行为级、寄存器传输级、门级 )进行仿真和综合 .应用该语言对专用集成电路 (以 80 5 1微控制器为例 )进行了功能仿真 ,提出了下一时间仿真方法 .在 ACTIVE- VHDL软件环境下编制了 80 5 1微控制器的功能仿真程序 ,通过测试 ,该程序的功能仿真是正确的 .为专用集成电路的高层次设计提供了有益的经验 相似文献
17.
一种高质量的2 kb/s语言编码算法MWI 总被引:5,自引:0,他引:5
提出一种高质量的低速率语言编码算法MWI,该算法对传统的波形插值算法WI进行了全面的改进。MWI采用了一种更加合理的插值模型,包括统一的清音和浊音分析合成模型、新的典型波形的提取和表示方法,并且采用动态规划的算法增加基音周期估计的准确性。由于不依赖于准确的清浊音判别,MWI具有更强的抗噪声能力。MWI的参数设置也有利于更加有效的参数量化。随着编码速率的下降,MWI的质量虽然呈下降的趋势,但在2kb/s的速率下,它仍然能给出具有很高清晰度和自然度的合成语音。构造的完整的MWI2kb/s的声码器,具有很高的自然度和可懂度。 相似文献
18.
MBE变速率语音编码研究 总被引:1,自引:0,他引:1
变速率、低码率的语音编码技术一直是语音编码中的重要课题,这一研究方向为解决信道带宽相对紧张和信息量日益膨胀的矛盾,显得尤为重要.在介绍了低速率语音编码的基础上,对变速率、低码率的多带激励编码算法进行了深入的研究,形成了2.4KbPs、1.8Kbps 2种码率的语音编码方案.非正式的听音测试显示,该方案具有较好的编码效果. 相似文献