首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
基于FPGA的SD转换器的设计与实现   总被引:1,自引:2,他引:1  
文章提出了一种采用Altera公司的Cyclone系列EP1C6F256C8FPGA芯片设计SD转换器的硬件电路的方法,并以一个加海明窗的160阶Fir低通数字滤波器进行数字信号处理,设计经软件仿真和硬件仿真,结果表明电路性能可靠,SD转换精度较高。  相似文献   

2.
该文提出了一种高性能AD采集系统的实现方法,给出了系统的相应架构。关键技术是高速ADC 技术、数据存储与传输技术和抗干扰技术。本系统中的高速采集控制器相较于同类设计具有更高的采样速率和分辨率,且具备良好的扩展和配置特性,目前系统实时采样速率已达1GSPS。以可编程器件作为高速数据流输入输出控制及存储,构建了一个高速数据采样系统,实现了高速AD动态数据流采集。可以满足具有不同实时性需求的嵌入式系统。为进一步应用于数字雷达、数字射频等领域,实现动态高速数据采样分析搭建了一个平台。  相似文献   

3.
从系统的硬件设计、电路实现等几个方面来说明了系统是如何进行工作的;从系统的要求出发介绍了整个系统的总体的设计方案及其原理,详细描述了FPGA的配置过程。  相似文献   

4.
在通用高速串行通信接口电路设计中,高速发送器要向下兼容低速发送收器,常规方法将高速、低速发送器并行组合而成,面积大、功耗大、工作不稳定.本文基于八级主-预驱动器架构和分级"延时-开启"数据转换率控制方案,设计了一种兼容高、低速的双模发送器.电路前、后仿真基于Cadence的spectre软件,电路设计和流片基于TSMC的CMOS 0.25 um混合信号模型.基于USB2.0测试环境的仿真结果表明:发送器输出信号波形(幅值,上升、下降时间)完全遵从USB2.0的协议要求.  相似文献   

5.
提出一种基于FPGA的高速PCI采集卡的设计方案,详细介绍了系统的硬件和软件结构,分析了FP-GA内部各个模块的功能和原理,并着重描述了PCI接口模块IP核的设计.通过将数据采集的控制模块和PCI接口模块集成在FPGA内部,加上采用双口RAM技术,实现了数据高速采集、传输和存储.该系统集成度高、设计灵活、电路简洁、可扩展性好、抗干扰能力强,适用于航空综合检测设备和智能仪器等高速数据采集场合.  相似文献   

6.
基于FPGA的高速A/D转换控制模块的设计   总被引:2,自引:0,他引:2  
采用FPGA器件EPF 10K 10LC 84-4实现了对高速A/D转换芯片TLC 5540的实时采样控制,并利用片内嵌入式阵列块-EAB作为F IFO缓冲器进行高速采样数据存储,完成数据的缓冲、处理、传输等功能.该模块可广泛应用于通信、打印机、数字电视等设备中.  相似文献   

7.
介绍了DVI接口的概况,在阐述AD9883A与SIL164的工作原理和特性的基础上,设计了一种VGA/DVI视频信号转换器,指出此设计的价值。  相似文献   

8.
以非线性组合函数和线性反馈移位寄存器(LFSR:Linear Feedback Shift Registers)为基础,利用可编程逻辑门阵列(FPGA:Field-Programmable Gate Array)设计了一个高速加密芯片.该芯片既能满足密码学领域对密钥序列的高质量要求,又能满足保密通信领域高速度要求.介绍了加密芯片的设计理论、设计过程、加密芯片安全性分析和硬件实现,最后对密钥流进行了随机性统计测试.  相似文献   

9.
针对目前存储器在航天、通讯、气象等方面的需求,本文提出了一种新型固态存储器。它使用可编程逻辑器件FPGA作为控制核心,使用数模混合编帧技术同时进行多路数字量、模拟量和脉冲信号的存储,存储部分采用三星公司的Nano Flash作为存储介质,通过双平面技术和流水线技术的混合使用,极大的提高了原有的存数效率,达到了预期的设计要求。  相似文献   

10.
基于FPGA的高速FFT处理器的设计与实现   总被引:3,自引:1,他引:3  
针对高速实时信号处理的要求,提出了4096点快速傅立叶变换(FFT)处理器在现场可编程门阵列(FPGA)中的设计与实现方法。该方法采用了按频率抽取(DIF)基4算法和6级流水线结构,每级均采用FIFO存储器实现延迟功能,和四路转接器一起共同完成序列的码位抽取。为了避免数据溢出,采用块浮点结构来表示数据,节省了器件资源。实验结果表明,该方法在保证运算精度和实现复杂度的同时,提高了处理器的数据时钟频率和处理速度。  相似文献   

11.
基于FPGA的高速异步FIFO存储器设计   总被引:1,自引:0,他引:1  
 介绍异步FIFO存储器应用及其结构,详细分析了异步FIFO的标志逻辑设计及亚稳态的消除,提出了一种基于FPGA芯片利用格雷码对地址编码解决异步读、写时钟问题的思路及方法,并给出了VHDL程序.该方法具有高速、可移植性强、工作效率高的特点,在数字系统设计中具有一定的意义和应用价值.  相似文献   

12.
随着高速数字系统的不断发展,迫切需要有效的高速数据总线能够与之实现最佳的匹配,从而发挥出高速系统本身所具有的卓越性能。FPDPⅡ总线是在FPDP总线的基础上提出的,400MB/s的单向数据传输速度使其成为广泛应用于高速系统的通用总线协议。本文基于FPGA完成了FPDPⅡ总线逻辑的设计和仿真,在自主研制的高速系统上应用Signal Tap Ⅱ成功进行了测试。  相似文献   

13.
基于FPGA的PAL-VGA转换器的实现   总被引:1,自引:0,他引:1  
介绍了基于Xilinx Spartan-3E FPGA XC3S250E来完成分辨率为738×575的PAL制数字视频信号到800×600的VGA格式转换的实现方法。  相似文献   

14.
该系统是基于Δ-Σ技术的高分辨率24位A/D转换芯片AD7711A与单片机和PC构成的高精度温度控制系统。控制过程中对控制变量能进行精确测量,然后通过微型计算机采用PID算法计算出校正量对控制变量进行控制。  相似文献   

15.
分析了脉压的基本原理.在FPGA平台上,设计了可以实现从16点到4 096点可配置的通用脉压系统.采用基-2双蝶形、乒乓RAM和流水线的处理模式,大幅度地提高了系统的处理性能.通过改进地址产生、浮点加法提高了系统的处理速度.最后提出一种低成本的测试平台以大大降低测试成本.系统可以稳定工作在150 M下,处理4 k点的时间是170 μs,处理精度达到-86 dB.  相似文献   

16.
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。  相似文献   

17.
随着电子设计技术的不断进步,要求更高速率信号的互连。在传统并行同步数字信号的数位和速率将要达到极限的情况下,开始转向从高速串行信号寻找出路。HyperTansport(by AMD),Infiniband(by Intel),PCI-Express(by Intel)等第三代I/O总线标准(3GI/O)不约而同地将低压差分信号(LVDS)作为下一代高速信号电平标准。本文将从LVDS信号仿真、设计,等多方面探讨合适的LVDS信号的实现。  相似文献   

18.
刘必旺 《科学技术与工程》2012,12(31):8281-8286
传统的开关电源数字设计方案大多基于单片机、DSP控制,但在实现PID控制算法的过程中,使用软件设计常会带来程序跑飞的严重后果。FPGA的高速和硬件支持,使得实施PID等控制比软件模拟出来的效果更为优秀,还能克服程序跑飞。设计采用MATLAB-SIMULINK,首先进行软件仿真、分析并测试其可行性,然后利用ALTERA公司的DSP builder将仿真模块生成FPGA硬件描述语言,实现PWM波和PID的设计。在控制方面,定制的NIOS软核起到了MCU的作用。利用VHDL语言实现ADC0809状态机控制。最后设计出各个功能模块的电路以及整个系统图和相关的NIOS控制程序流程图。设计的以EP2C35F672C8为控制核心的开关电源系统,利用软件仿真模型生成硬件代码语言,在FPGA中实现,双重保证了设计的可行性,实现了较理想的闭环控制效果。  相似文献   

19.
基于FPGA的高速、高阶FIR滤波器设计   总被引:2,自引:0,他引:2  
基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。  相似文献   

20.
本文结合某航空发动机矢量喷管控制规律及试验技术,采用AD598信号转换器与LVDT可变差动变压器位移传感器配合进行信号转换,用于检测作动筒的行程,介绍了AD598信号转换器的目的、组成及原理,以及对非标准LVDT信号的处理。重点阐述了基于AD598信号转换器的设计与实现。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号