共查询到20条相似文献,搜索用时 619 毫秒
1.
文川 《重庆工商大学学报(自然科学版)》2005,22(4):357-359
当把D/A输出作为控制系统的输出控制信号时,输出曲线的连续性在很大程度上决定了控制系统的控制精度,细分D/A输出,能够使输出曲线更为连续。介绍了细分D/A输出最小增量使输出曲线更为连续的传统方法,给出了细分D/A输出最小增量的新思路,指出了使用3个D/A转换器,细分连续2个D/A转换输入数据的增量,能使D/A的输出曲线比单个D/A转换器的输出更为光滑连续。 相似文献
2.
研究了基于FPGA的高精度A/D采样实现,FPGA连用altera公司cycloneⅡ系列芯片,AD转换器采用AD7606-4,该转换器具有4通道16位精度. 相似文献
3.
反馈型PWM A/D转换器利用积分器A/D转换器的原理,将需要转换的模拟信号,通过积分的方式,转换为数据输出;这种A/D具有转换精度高,抗干扰能力强的特点.在工业现场控制具有广泛的运用前景。 相似文献
4.
孟传良 《贵州工业大学学报(自然科学版)》1990,(4)
14433型双积分A/D转换器具有价格便宜,外围电路简单,芯片自动调零,自动转换极性,抗共模干扰性强等特点。其输出数字量为—1999~1999,分辩力1/4000,接近12bitA/D转换器的精确度。但价格为普通12bit逐次逼近A/D转换器的1/15/1/20。对于普通的温度、速度、流量等等惯性模拟量,不失为一个低价高效的A/D转换器件。它与8051单片机配合,可广泛用于各种控制设备和仪表之中。 相似文献
5.
曹嘉毅 《四川理工学院学报(自然科学版)》2001,14(1):37-41
在深入分析Hopfield 神经网络A/D转换器基础上,提出了一种新的,具有严格单调下降输入-输出特性的神经元的,下三角权阵神经网络A/D转换器。并由此构造出了一种4位神经网络A/D转换器。 相似文献
6.
7.
房秋云 《牡丹江师范学院学报(自然科学版)》2005,(2):40-41
ADμC814的ADC模块有与一般ADC芯片相比拟的性能,具有操作简单、可靠性高的特点,采集速率可高达200 kHz.ADμC814内集成的ADC转换模块,包含了6通道、12位、单电源A/D转换器.这些A/D转换器由基于电容DAC的常规逐次逼近转换器组成,接收的模拟输入范围为0~ VREF( 2.5 V).为用户提供片内基准、校准特性,模块内的所有部件能方便地通过3个寄存器SFR接口来设置.但是,ADμC814内集成的ADC转换模块有其特殊性,如果应用不适当,轻则影响ADC的性能,重则电路完全不能工作,甚至烧毁器件. 相似文献
8.
胡秉谊 《华中师范大学学报(自然科学版)》1988,27(3):0-0
本文介绍APPLE Ⅱ微型计算机与MC14433三位半A/D转换器的连接和数据采集方法,使得用户在仪器作少量增补的情况下,改进测量手段。这种方法使APPLE机能使用廉价的A/D转换器完成高精度的测量。 相似文献
9.
介绍V/F转换器AD650的工作原理,并且提出了一种基于AD650进行模数转换的新型结构的数据采集系统。本系统兼有模拟量输入通道隔离功能,可以远距离传递信号,可按用户要求实现10bit—16 bit不同精度要求的A/D转换,可直接与PC机及其相兼容各种机相连接. 相似文献
10.
11.
介绍了通过V/F完成A/D的一种新实现方法,利用V/F将模拟信号转发换为对应的频率信号,传送至微机系统后程控分频,形成周期为10~20ms之间的方波信号,测其周期,即可用软件方法求得对应的模拟量信号。最后举了一个应用实例。 相似文献
12.
一种新型的D/A转换器 总被引:1,自引:0,他引:1
多值逻辑是计算机科学的一个新分支.本文首次将多值逻辑的概念应用于D/A转换器,提出了通用多值T型电阻解码网络电路形式与计算方法。并由此设计出一种新型的多值D/A转换器。分析和实验证明:多值D/A转换器在灵敏度、转换精度方面优于二值TTLD/A转换器。 相似文献
13.
数模转换芯片与 DSP接口是 DSP开发中一个十分重要的工作。对有广泛应用领域的 TMS32 0 C32与 TL V15 70、TL V5 6 0 4两种高速转换芯片接口的硬件和软件开发进行了详细讨论 相似文献
14.
数模转换芯片与DSP接口是DSP开发中一个十分重要的工作.对有广泛应用领域的TMS320C32与TLV1570,TLV5604两种高速转换芯片接口的硬件和软件开发进行了详细讨论. 相似文献
15.
提出了一种改进型两级运算跨导放大器,采用class-AB输出级,电平位移技术以及嵌套式密勒补偿技术,设计并实现了一个采样/保持电路,用于12位精度、40 MHZ转换速率的流水线模/数转换器.在输入信号19 MHz频率以及±1.2 V信号摆幅下,采样/保持电路的频谱分析结果表明,输出信号的信噪失真比达到101.7 dB,无杂散动态范围达到111.8 dB该电路采用TSMC 0.18/μmCMOS工艺,电源电压为1.8 V,功耗仅为5 mw. 相似文献
16.
17.
18.
设计了一个10 bit精度,50 MS/s采样频率的流水线型模数转换器,通过运算放大器共享和省略采样保持实现低功耗.第1级为单比特输出,它能够在将信号摆幅减半的同时保持信噪比不衰减,减半的摆幅使得运放直流增益和带宽要求以及电容匹配要求降低.由于采用运放共享技术,该设计只使用了4个运放,功耗相比传统结构降低1/3.采用0... 相似文献
19.
仇振强 《四川大学学报(自然科学版)》1999,36(1):53-56
描述了一种原理简单、方法实用的计算机软件处理方法,解决了一定类型的A/D变换器(ADC)与D/A变换器(DAC)在实际应用中需与不同输入和输出电平相匹配的问题,克服了用硬件电路进行调整和选用特殊A/D与D/A器件产生的困难。 相似文献
20.