首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
本设计是应用CPLD器件的特点和应用范围,利用VHDL硬件描述语言以及原理图的输入方式设计出占空比可调的半整数分频器,从而满足根据更改N值来实现不同分频系数分频器的设计要求.  相似文献   

2.
本文以微型计算机为基础,提出了基于PC机的数字程控分频器卡的设计思想,阐述了硬件、软件设计的具体方法,应用这一思想和方法设计并实现了基于PC机的数字程控分频器卡。  相似文献   

3.
基于VHDL的全数字分数分频器设计   总被引:2,自引:0,他引:2  
尹辉炳  张涛 《科学技术与工程》2006,6(12):1609-16111616
介绍了全数字化的分数分频器的两种设计方法,分析了它们的特点,然后采用VHDL硬件描述语言设计了全数字化的分数分频器,并且给出了设计任意分数分频器的方法。  相似文献   

4.
采用2片74LS190数字逻辑器件设计了两位数的分频器,给出了设计的原理图,接着使用Quartus-II工具软件进行分频器的功能仿真,结果表明该分频器能够对输入信号的频率实现1-99的分频,最后将编译好的文件下载到相应的CPLD器件中,从硬件电路上实现了可变分频器的设计.  相似文献   

5.
重点论述了分频器新增相位噪声和分频器内部噪声源对分频器输出相位的影响。认为在实际的分频器设计中,可以利用门电路把输入脉冲选出,以消除分频器各级的影响,还可以利用锁相环电路来抑制分频器的相位噪声。这两种方法的实验结果表明,对分频器的相位噪声有明显的抑制作用。  相似文献   

6.
基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于K波段高速分数分频频率综合器.测试结果表明应用改进后的多模分频器,频率综合器的带内噪声可以优化15 dB,频偏10 kHz和频偏1 kHz的相位噪声可达到81.30 dBc/Hz和72.44 dBc/Hz.   相似文献   

7.
重点论述了分频器新增相位噪声和分频器内部噪声源对分频器输出相位的影响。认为在实际的分频器设计中,可以利用门电路把输入脉冲选出,以消除分频器各级的影响,还以利用锁相环电路徕抑制分频器的相位噪声。这两种方法的实验结果表明,对分频器的相位噪声有明显的抑制作用。  相似文献   

8.
在分析了与逻辑关系法、或逻辑关系法原理的基础上,以等占空比七分频器的设计为例,在Quartus II 9.0环境下进行了功能仿真,仿真结果验证了两种设计方法都能实现等占空比七分频器,并进一步说明利用这两种方法可以实现任意等占空比的奇数分频器设计。  相似文献   

9.
对铷频标中的频率合成器内的程序分频器进行了设计,并介绍了改进后的程序分频器。实验结果表明,该程序分频器用于铷频标的频综器中性能指标满足要求。  相似文献   

10.
在半整数分频器设计方法的基础上进行改进,采用VHDL硬件描述语言实现了占空比可控的整数半整数分频器.在QuartusП软件上测试结果表明了设计的正确性和可行性.  相似文献   

11.
针对精密授时系统中,铷原子钟只提供单一的10 MHz高精度信号,而用FPGA等数字分频设计精度达不到要求的问题,设计了采用电阻、电容、电感与运算放大器等简单器件构成的高精度模拟分频电路。对高精度分频电路中各个模块的设计进行了详细的描述。通过测试,设计的一分频与二分频电路都能够使精度达到±5×10-11,这比一般的数字分频器要高几个数量级。  相似文献   

12.
在复杂逻辑电路设计中,经常会需要多个不同频率的信号,因而系统本身的震荡源就不能满足设计的要求.本文给出了一种可以实现等占空比任意整数的分频方法,并以8分频和9分频为例,介绍了在QUARTUS软件下,利用VHDL硬件描述语言来设计分频器的方法.程序通过仿真和测试,实验结果符合设计要求.  相似文献   

13.
为了设计出结构紧凑且制作加工灵活方便的双频功分器结构,该文提出了一种基于短路短截线加载耦合微带线(Shorted stub loaded coupled microstrip lines,SS-CML)单元的新型双频Wilkinson功分器。在运用奇偶模分析法对SS-CML单元的等效相位及等效特性阻抗分析的基础上,推导出采用该单元设计双频Wilkinson功分器的解析公式,讨论了该功分器工作频率比的适用范围。最后设计加工并测试了一个工作于1.43 GHz和2.57 GHz的双频Wilkinson功分器,测试与仿真结果吻合良好。该功分器可适用于工作频率比较小的情况。  相似文献   

14.
介绍了一种改进的基于FPGA小数分频器的分频原理及电路设计,采用了模块化和参数化的设计方法,利用半整数和整数双模代替原有的整数双模来综合实现小数分频器,由该方案设计的小数分频器。在硬件成本几乎没有增加的情况下,抖动、理论同步周期、最大误差性能方面都有所提高,因此可以广泛应用于数字电路的系统设计中。  相似文献   

15.
在系统可编程技术在电法发送机设计中的应用   总被引:4,自引:0,他引:4  
介绍了在系统可编程器件LC4256-100T的器件结构,并以此设计了地球物理勘探中多功能电法发送机的信号发生和逻辑控制部分,给出了发送机设计的系统结构图.主控模块包括分频器、时序状态机、多路选择器、波形合成、同步输出等电路,各功能模块均以超高速硬件描述语言VHDL作为设计输入,并在集成开发套件ispLever 3.0中进行了器件适配及计算机仿真验证.利用可编程器件丰富的片上资源,将计数器、分频器、多路选择器、控制器、波形合成、过流保护等电路集成于单片上,减少了外围器件,降低了功耗,提高了仪器性能.实践结果表明:发送机具有在系统可重构功能的能力,可产生16种信号波形,频点丰富,可用于开展多种电法勘探方法;密频比设计可有效地提高对地层的分辨力.  相似文献   

16.
0 IntroductionHigh speedflip flopbasedfrequencydividersareoftenusedasshowcasesforhigh speedtechnologies .InSi/SiGebipolarorIII/Vcompoundtechnologies ,suchasGaAsandInP ,frequencydividercaneasilyachieveanoperationfrequencyover 5 0GHz[1,2 ] .Inrecentyears ,manyworkspresentdividerswithnewtopologiesindeepsubmicronCMOStechnologiesop eratingatfrequenciesover 10GHz[3 5] .Mostofthem ,however ,aredynamicfrequencydividers ,whichcanworkwellonlyinalimitedfrequencyrange .Furthermore ,somenewdivider…  相似文献   

17.
文章介绍了微带任意分配比的混合型功率分配器的设计原理及关键技术,着重描述了研制出的一种微带二路功率分配器的设计和性能,并给出了它的性能设计仿真计算结果.提出了一种新型二分支功率分配器设计,并用传输线理论进行分析.通过这种方法,可设计出任意比的混合型二路功率分配器,通过级联的方式还可得到任意比的混合型多路功率分配器.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号