首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 109 毫秒
1.
针对应用于音频设备中的∑-ΔADC,提出一款改进的∑-ΔADC调制器.该调制器结构改进传统调制器的结构并对调制器系数进行优化,克服传统∑-ΔADC调制器结构的缺点,同时对调制器中的两个关键电路即OTA放大器和比较器也进行优化,极大改善了OTA放大器和比较器性能.改进后的调制器具有低电压、低功耗、高精度和较好的鲁棒性的特点.该调制器采用1.2 V低电压供电,过采样比(OSR)为128,采样频率为6.144 MHz,信号带宽为20 kHz.基于SMIC0.11μm的工艺下,完成了∑-ΔADC调制器的版图设计,并最终流片成功.芯片流片后的成测结果表明,调制器的信噪比达到102.4 dB,有效位达到16.7 bit,调制器的整体功耗仅1.17 mW左右,整个调制器的版图的面积仅为0.122 mm2左右.调制器的成测性能指标表明,该调制器是音频芯片中∑-ΔADC电路的良好选择.  相似文献   

2.
介绍了一种输入轨至轨CMOS运算放大器,该放大器采用了共源共栅结构做增益级,在输入级跨导使用了电流补偿,以使其几乎恒定.在3 V电源电压下的静态功耗只有180μW,带5 p的负载电容时,直流开环增益,单位增益带宽分别达到75 dB,1.5 MHz.  相似文献   

3.
分析并设计了一种高速、高增益、低功耗的两级全差分运算放大器.该运算放大器用于高速高精度模数转换器中.运算放大器第一级采用增益自举cascode结构获得较大的直流增益,采用2个新的全差分运算放大器替代传统的4个单端运算放大器作为增益自举结构.该放大器采用SMIC 0.18μm CMOS工艺设计,电源电压1.8 V,直流增益125 dB,单位增益带宽300 MHz(负载3 pF),功耗6.3 mW,输出摆幅峰峰值达2 V.  相似文献   

4.
为了满足低电压低功耗的应用需求,本文利用MOSFET在亚阈区的超低功耗特性,实现了一种带共模反馈的亚阈运算放大器.该亚阈运算放大器结构简单,采用TSMC 0.18μm工艺实现,且工作于1.2 V电源电压下.通过Synopsys Hspice仿真,结果表明,该电路在输出负载为0.5pF时直流增益为70.97 dB、单位增益带宽6.346 MHz、相位裕度85.76°、正负压摆率分别为3.58V/μs和-3.58 V/μs,功耗仅为4.80μW.  相似文献   

5.
基于0.18μm CMOS工艺,设计了1种带消失调电路的高线性度可变增益放大器,在实现增益d B线性连续可调的前提下,提高了放大器的线性度;同时,设计了1种片上滤波器型消直流失调电路,可实时抑制放大器的输出直流失调电压.后仿结果表明,在3.3 V的供电电压下,连续增益动态范围为(-21.5)-21.5 d B,-3 d B带宽为27.5 MHz,在0 d B增益下,输入1 d B压缩点为10.7 d Bm,等效输入直流失调电压标准差为1.831 m V.  相似文献   

6.
一种高性能全差分运算放大器的设计   总被引:1,自引:1,他引:0       下载免费PDF全文
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2pF,采用华润上华(CSMC)0.5μm 5VCMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3dB,单位增益带宽为316MHz。精度为0.01%时的建立时间为4.3ns。  相似文献   

7.
刘婷婷  喻明艳 《应用科技》2005,32(12):16-18
提出了一种单电源5V供电的带共模反馈的两级折叠式运算放大器结构.折叠式运算放大器的输入共模反馈结构使输出共模电平维持在2.5 V左右,增益可达到90 dB以上,相位裕度为45°,同时增益带宽为33 MHz.  相似文献   

8.
设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共模反馈(CMFB)方案,使共模抑制比达到62dB,电路采用CSMC公司的0.5μm CMOS数模混合信号工艺设计并经过流片.测试结果表明,在单电源3.3 V电压下,运放的直流增益为65.5 dB,单位增益带宽积达350 MHz以及±2.7 V的输出摆幅.  相似文献   

9.
一种宽频带大摆幅的三级CMOS功率放大器   总被引:2,自引:1,他引:1  
设计了一种用于耳机驱动的CMOS功率放大器,该放大器采用0.35μm双层多晶硅工艺实现,驱动32Ω的电阻负载.该设计采用三级放大两级密勒补偿的电路结构,通过提高增益带宽来提高音频放大器的性能.仿真结果表明,该电路的开环直流增益为70dB,相位裕度达到86.6°,单位增益带宽为100MHz.输出级采用推挽式AB类结构,能有效地提高输出电压的摆幅,从而得到电路在低电源电压下的高驱动能力.结果表明,在3.3V电源电压下,电压输出摆幅为2.7V.  相似文献   

10.
超宽带低噪声放大器是可重构射频前端、宽带相控阵雷达必需的芯片,其性能直接影响系统的灵敏度.展示一款集成温度补偿有源偏置电路的超宽带低噪声放大器,该放大器采用新型温度补偿有源偏置电路,能有效地降低工作环境温度变化导致的增益波动;同时,通过带宽扩展技术提高晶体管高频增益,实现9倍频程的工作带宽.该款芯片基于0.15μm GaAs pHEMT工艺设计制造,尺寸为2 mm×1.2 mm.测试结果表明,该低噪声放大器在5 V工作电压下,功耗为125 mW;工作频率为1~9 GHz,频带内噪声系数小于1 dB,增益大于25 dB,输入输出回波损耗小于-10 dB,输出1 dB压缩点大于10 dBm;在-55~125℃工作环境下,芯片增益波动小于1 dB.  相似文献   

11.
提出了一种射频宽带低噪声放大器的实现方式,使用宽带电流反馈型运放和宽带低噪声电压反馈型运放完成了0d B~60d B增益连续可调.由于输入信号幅度小、带宽宽,系统通过屏蔽盒进行处理提高了自身的稳定性和抗干扰能力.输入电压最小峰峰值2m V,3d B带宽达0.3MHz~150MHz,最大输出正弦波有效值1.8V,在1MHz~100MHz频带内增益起伏小于1d B,性能优良,可广泛用于电子对抗、战术武器制导以及无线通信中.  相似文献   

12.
林倩  马亮  韦象 《科技信息》2011,(13):92-92,94
文章介绍了一种基于DSP的宽带直流放大器,该装置的信号放大由可控增益运算放大器AD603来完成。同时还采用DSP和AD558增益控制电路实现增益预置并显示,带宽达50MHz,并且增益在0~60 DB连续可调。  相似文献   

13.
基于全差分结构介绍一种高速CMOS运算跨导放大器,该放大器由折叠共源共栅输入级和共源增益输出级构成,输出级采用极点-零点补偿技术以获取更大的带宽和足够的相位裕度。电路可用在10位20 MSps全差分流水线A/D转换器的采样/保持级或级间减法/增益级中。经过优化设计后,该放大器在0.6μmCMOS工艺中带宽为290 MHz,开环增益为85 dB,功耗为16.8 mW,满足高速A/D转换器要求的性能指标。  相似文献   

14.
采用0.18 μm工艺设计1个用于UWB接收端的4阶切比雪夫有源RC带通滤波器.给出1种有损积分器直流增益补偿策略,从而减小滤波器对运算放大器直流增益的要求.同时,采用1种数控电阻的方式实现通带增益的调节.仿真结果表明:所设计的滤波器在通带增益为0dB时,通带纹波增益为0.112 dB,下-3 dB频率为156 kHz,上-3 dB频率为259 MHz,带宽为258.844 MHz;频率为500 MHz处的信号衰减为28.25 dB,频率为792MHz处的信号衰减为45.16dB,完全符合UWB接收端对带通滤波器的性能指标要求.  相似文献   

15.
介绍一种全差分、低功耗CMOS运算跨导放大器(OTA)。这种放大器用于10位分辨率、30MHz采样频率的流水线式A/D转换器的采样-保持和级间减法-增益电路中。该放大器由一个折叠-级联OTA和一个共源输出增益级构成,并采用了改进的密勒补偿,以期达到最大的带宽和足够的相位裕度。经过精心设计,该放大器在0.35μmCOMS工艺中带宽为590MHz,开环增益为90dB,功耗为15mW,满足高速A/D转换器要求的所有性能指标。  相似文献   

16.
为了降低传统增量型Σ-ΔADC在同精度情况下的量化时钟周期数,提高转换速率,提出了1种采用粗细量化的2步式增量放大型ADC.该ADC采用SAR ADC先进行6位粗量化,再采用增量型Σ-ΔADC进行8位高精度位的细量化,通过数字码拼接完成最终量化结果.同时引入了1种增益自举C类反相器技术,有效地降低了供电电压和整体功耗.该ADC使用0.18μm标准CMOS工艺进行了电路实现,在1.2 V供电电压,1 MHz采样频率、10 k S/s的转换速率的情况下,达到了81.26 d B的信噪失真比(SNDR)和13.21位的有效位数(ENOB),最大积分非线性为0.8 LSB.并且该ADC的整体功耗为197μW,可用于低电压低功耗的仪器测量和传感器等领域.  相似文献   

17.
基于0.18μm RF CMOS工艺设计一种应用于无源光网络光接收机的无电感型2.5 Gbit/s前置放大器。该前置放大器主要包括跨阻放大器、单端转差分运算放大器和输出级电路。跨阻放大器基于3级推挽反相器结构,具有高增益和低噪声的特点,提高前置放大器的灵敏度;分析零点补偿原理,设计位于反馈环路之中的虚零点,提高跨阻放大器的工作速率,增加稳定性。提出一种新的具有自适应功能的自动增益控制技术,使得跨阻放大器在不同光输入功率下保持带宽不变,环路稳定,具有宽动态范围特性。研究结果表明:在误码率为10-10,传输速率为2.5 Gbit/s时,该前置放大器的接收光灵敏度高达-29 d B·m,输入最大光功率为2 d B·m,动态范围达31 d B·m;在1.8 V的电源电压下,芯片功耗为30 m W,芯片总面积为1×0.7 mm2。  相似文献   

18.
基于0.6μm CMOS工艺,设计了一种轨对轨运算放大器.讨论了该运算放大器的原理、性能及设计方法,并进行了模拟仿真.此运算放大器采用了3.3V单电源供电,其输入共模范围和输出信号摆幅接近于地和电源电压,即所谓输入和输出电压范围轨对轨.其运放的小信号增益为77dB,单位增益带宽为4.32MHz,相位裕度为79度.由于电路简单,工作稳定,输入输出线性动态范围宽,非常适合于SOC芯片内集成.  相似文献   

19.
提出了一种可用于0.1-1.2 GHz射频接收机前端的宽带巴伦低噪声放大器(Balun-LNA).采用噪声抵消技术,输入匹配网络的沟道热噪声和闪烁噪声在输出端被抵消,在宽带内可同时实现良好的输入匹配和低噪声性能.通过分别在输入匹配级内增加共源放大器,在噪声抵消级内增加共源共栅放大器实现单端转差分功能.电路采用电流复用技术降低系统功耗.设计基于TSMC 0.18μm CMOS工艺,LNA的最大增益达到13.5dB,噪声系数为3.2-4.1 d B,输入回波损耗低于-15 d B.在700 MHz处输入1 dB压缩点为-8 dBm,在1.8 V供电电压下电路的直流功耗为24 mW,芯片面积为0.062 5 mm2.  相似文献   

20.
针对高分辨率成像冰川厚度探测雷达设计了一款VHF波段宽带高功率线性放大器.以硅VDMOS器件作为功放管,采用推挽结构和传输线变压器阻抗变换网络相结合的方法,实现了50 MHz~200 MHz频带范围内80 W线性功率输出.该放大器由四级级联组成,每一级均采用ADS作负载牵引仿真确定最佳负载阻抗并用负反馈技术确保增益平坦.测试结果表明,1 dB压缩点输出功率为80 W,增益54 dB,附加效率40%,谐波小于-30 dBc.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号