首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
基于AD6620和AD6640的数字中频接收系统实现   总被引:1,自引:0,他引:1  
AD6620、AD6640分别是美国ADI公司推出的功能强大的数字下变频信号处理器和高速高精度A/D转换器,提出了一种基于这两块专用芯片的通用数字中频软件无线电接收系统的设计及应用方案。  相似文献   

2.
电子设计自动化是近几年迅速发展起来的现代电子设计学科。它能有效缩短专用集成电路芯片的研发周期,已逐步成为电子产品研发的动力源、加速器和现代电子技术的核心,具有良好和广阔的应用前景。在对EDA设计方法作较详细的基础上,通过举例,着重说明如何使用EDA专用软件和器件完成数字系统的设计,包括对设计要求的分析、设计输入、编译项目和器件选择、模拟仿真和定时分析等方面。  相似文献   

3.
杨魁 《科技信息》2010,(21):J0081-J0081,J0085
数字专用调度通信系统作为铁路运输调度的主要技术手段,一直广泛应用于铁路调度,保证铁路运输的安全、正点,起着十分重要的作用。本问介绍了铁路专用通信系统的分类、组成、功能、特点和使用现状,论述了数字调度通信系统在宁东铁路公司铁路通信网中的应用。  相似文献   

4.
基于EDA技术的数字系统设计   总被引:2,自引:0,他引:2  
电子设计自动化是近几年迅速发展起来的现代电子设计学科。它能有效缩短专用集成电路芯片的研发周期,巴逐步成为电子产品研发的动力源、加速器和现代电子技术的核心,具有良好和广阔的应用前景。在对EDA设计方法作较详细的基础上,通过举例,着重说明如何使用EDA专用软件和器件完成数字系统的设计,包括对设计要求的分析、设计输入、编译项目和器件选择、模拟仿真和定时分析等方面。  相似文献   

5.
数字孪生的模型、问题与进展研究   总被引:1,自引:0,他引:1       下载免费PDF全文
近年来,关于数字孪生的研究方兴未艾。数字孪生作为一个新的范式或者方法体现出了巨大的潜力,但是,这一概念的内涵和范围尚不确定,尤其是对数字孪生模型概念的界定很不清晰。根据模式类别可以将其分为通用模型和专用模型,其中专用模型仍是当前的研究热点,研究内容主要体现为对具体项目使用数字孪生方法进行建模,也包括对专用模型进行开发。这些具体项目除了传统制造业所涉及的零件测量和质量控制,增材制造,设计和工作过程,以及系统管理外,还包括在生物医药、石油工程领域的应用等。开发专用模型的工具和技术呈现多元化,有通用工业软件、专用工业软件、仿真平台和自研二次开发工具等等。数字孪生通用模型的研究对象不针对某一具体项目,而是研究如何将模型受控元素表示为一组通用的对象以及这些对象之间的关系,从而在不同的环境之间为受控元素的管理和通信提供一种一致的方法。数字孪生通用模型的研究主要分为概念研究和通用模型的实现方法,两者的研究热度相当。其中概念研究从宏观角度的产品生命周期管理,到描述系统行为,如一般系统行为和系统重新配置,再到具体工作流,如设计方法、产品构型管理、制造系统、制造过程等,研究内容较为发散,尚没有出现特别突出的热点。关于数字孪生通用模型实现方面,主要研究了建模语言的构建、模型开发方法的探索、具体工具的使用、元模型理念的植入和模型算法的探索。数字孪生模型是数字孪生研究的核心领域之一,其未来的研究重点是如何将不断涌现的各不相同的数字孪生体的外部特征和内在属性归纳为可集成、可交互、可扩展的模型,便于更高效地实现信息在物理世界和数字世界之间流动,从而实现数字孪生的普遍应用,继而支持CPS(网络物理空间)和CPPS(网络物理生产系统)的建设。因此,数字孪生模型研究下一步需要解决的问题是如何对接标准参考架构,如德国提出的工业4.0参考架构模型RAMI4.0和中国的智能制造系统架构IMSA等;关于数字孪生模型需要建立统一的描述方法并确立一致的结论,以规范各自独立发展建立起来的模型,从而改善模型的互操作性和可扩展性,否则,随着系统规模的扩大模型效能会显著下降;中国数字孪生模型的研究急需国产专业工业软件和建模软件的支持,以便中国学者深入开展更加符合国情的深入研究。  相似文献   

6.
介绍利用复杂可编程逻辑器件CPLD和直接数字合成专用电路DDS,设计雷达信号回波模拟器的硬件系统。该系统能够模拟雷达的回波信号,代替实际目标来检测雷达的性能,减少了雷达系统的设计周期。AD9858芯片的利用,进一步使该解决方案的速度加快,满足了低相位噪音、快速频率切换等要求。  相似文献   

7.
四路视频和音频信号的光纤传输系统设计   总被引:2,自引:0,他引:2  
利用可编程式逻辑器件、并串转换器和串并转换器及光收发器,设计一个专用的数字光纤传输系统.将多路模拟基带信号的视频和音频进行数字化,形成高速数字流;然后,在现场可编程门阵列(FPGA)上对高速数字流进行时分复用,并通过并串转换器转换为串行数字流,送到光发射器;最后,通过光发射器发射耦合进入光纤传输.接收端则进行相反的操作...  相似文献   

8.
家庭网络中数字下变频器的设计与实现   总被引:1,自引:0,他引:1  
基于经典的系统设计流程,设计并实现了一种应用于家庭网络核心SoC平台中无线通信系统接收机的专用数字中频下变频器。在系统级,利用系统建模工具MATLAB,完成了数字下变频器的行为建模及其功能划分;在电路级,完成了数字下变频器中主要功能模块的VLSI实现及其功能仿真。考虑到系统实现的复杂性及其硬件资源,对于数字滤波器,采用CSD和RAG等优化策略;对于数控振荡器,采用一种新型的结合LUT和CORDIC算法优点的混合算法实现方案。最后,搭建了基于XilinxVirtexIIXC2V1000-4FG256FPGA的家庭网络无线通信系统验证平台,完成了数字中频下变频器的功能验证。  相似文献   

9.
基于经典的系统设计流程,设计并实现了一种应用于家庭网络核心SoC平台中无线通信系统接收机的专用数字中频下变频器。在系统级,利用系统建模工具MATLAB,完成了数字下变频器的行为建模及其功能划分;在电路级,完成了数字下变频器中主要功能模块的VLSI实现及其功能仿真。考虑到系统实现的复杂性及其硬件资源,对于数字滤波器,采用CSD和RAG等优化策略;对于数控振荡器,采用一种新型的结合LUT和CORDIC算法优点的混合算法实现方案。最后,搭建了基于Xilinx VirtexII XC2V1000-4FG256 FPGA的家庭网络无线通信系统验证平台,完成了数字中频下变频器的功能验证。  相似文献   

10.
文章介绍了通信系统中的吞除脉冲技术,然后分析了专用数字集成锁相频率合成器MC145152-2芯片的结构特点及应用原理,最后详细介绍了一种用MC145152-2芯片配合外置分频器MC12018构成吞除脉冲式数字锁相频率合成器电路的设计方法.  相似文献   

11.
数字锁相环的ASIC设计   总被引:3,自引:0,他引:3  
根据锁相环的特点,提出了利用ASIC算法设计数字锁相环DPLL。在对其进行严格数学推导和分析的基础上,在FPGA上得以实现。从原理上分析了稳态误差的减小和稳态建立的过程,最后给出了利用VHDL语言编程仿真的结果。整个系统的锁相环部分达到了锁定速度快、相位抖动小、锁定精度高的结果。  相似文献   

12.
分析了 6 M数字式高频头的电路结构和特点 ,提出了 8M带宽的数字式高频头设计方案 ,并用专用集成芯片实现了该方案 ,实验证明了该方案的可行性  相似文献   

13.
采用在系统可编程逻辑器件实现HDB3编解码   总被引:1,自引:0,他引:1  
在系统可编程技术是通信专用集成电路设计的一种最新设计方法,它使得数字电路设计、生产良生革命性的变化。  相似文献   

14.
论文研究了数字中频接收机的符号定时同步.在推导高采样率定时恢复可以实现高精度符号同步的基础上,提出一种高精度数字中频符号定时恢复方法.此方法属于反馈内插恢复,可以结合数字下变频在FPGA或ASIC中实现,提高跟踪速度和精度.最后对QPSK信号进行了仿真,仿真结果表明了该方法的可行性和实用性。  相似文献   

15.
介绍了一种基于现场可编程逻辑陈列(FPGA)的数字保护算法的实现方法,将算法的实现平台由微控制器(M CU)转向FPGA,构成基于FPGA的数字保护算法专用芯片。仿真结果表明:当每周期取40个采样点时,完成全波傅氏滤波或最小二乘滤波算法仅需几个微秒,大大快于M CU的处理速度,因而可以有效地克服精度与速度之间的矛盾。  相似文献   

16.
发展同步数字系列 ( SDH)技术必须依赖专用集成电路。 MXL O2 1E1- 3是清华大学电子工程系自主研制和开发的大规模数字 SDH专用集成电路系列中的一片 ,它能同时完成 2 1个基群 E1到虚容器 VC4的映射及去映射 ,可由单片机进行配置与监控 ,全部电路都实现数字化 ,外围电路简单 ,应用方便。芯片中的关键技术是基群 E1解同步器的设计 ,MXL O2 1E1- 3采用了全数字化的统计预测法。介绍了该方法的原理并从理论上分析了它在抑制 E1输出抖动和漂移方面的性能。芯片的实际测量结果表明芯片的各项功能及性能指标都达到或超过设计目标。  相似文献   

17.
有权和计算是数字信号处理中一种基础的计算模式.为了实现有权和计算ASIC的AT2的优化,研究了一种优化有权和计算中加法次数的方法.实验结果表明,采用研究的优化设计方法后,低通滤波有权和计算的加法操作次数平均可降低24%.  相似文献   

18.
CERCIS:一种视频媒体编解码片上系统的设计实现   总被引:1,自引:0,他引:1  
基于面向特定应用的可配置处理器架构及其设计方法,设计并完成了一种视频媒体编解码片上系统芯片,它具有通用数字信号处理器的柔性编程及特定目标应用时的高性能等特点。该视频编解码片上系统由编码和解码2部分组成,编码和解码部分都采用相同的媒体信号处理架构。媒体信号处理编码、解码架构中分别包含一个8发射超长指令字数字信号处理器核,还包括实现视频媒体应用的专用数据传输单元,变长编解码单元以及接口单元,可以完成H.263视频媒体编码和解码。在0.13μm工艺库下模拟验证表明,该片上系统在17MH z工作频率下可完成15帧/s QC IF图像的H.263编码,在10MH z工作频率下可完成15帧/s QC IF图像的H.263解码。  相似文献   

19.
本文介绍了现代专用集成电路(ASIC)芯片的设计流程、详细讨论了对Verilog HDL所描述的数字电路网表进行逻辑功能仿真工具LGS的开发过程.主要包括分层建模、事件驱动算法和具体实现中的一些技术问题.也论述了面向对象技术及C 在EDA(Electronic Design Automation)工具开发中的应用.最后给出一个LGS应用于乘法器电路设计的仿真验证示例.  相似文献   

20.
数字集成电路经历了从小规模集成电路(SSI),中规模集成电路(MSI),大规模集成电路(LSI),和超大规模集成电路(VLSI)的发展过程。PLD器件由早期的可编程只读存储器、可编程逻辑阵列、可编程阵列逻辑、通用阵列逻辑发展到复杂可编程逻辑器件和现场可编程门阵列。PLD器件使数字系统的设计更加便利和高效,FPGA/CPLD和ASIC融合的趋势也越来越明显。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号