共查询到20条相似文献,搜索用时 15 毫秒
1.
李精华 《广西右江民族师专学报》2011,(3):77-80
文章介绍了一种基于FPGA(现场可编程门阵列)的DDS波形发生器设计方法,并从DDS原理、FPGA系统设计进行了分析。通过实验测试表明采用该设计方法的波形发生器输出的波形具有平滑、稳定度高、频率稳定度和相位连续等众多优点,在工程应用上具有一定的实际意义。 相似文献
2.
采用现场可编程门阵列(FPGA)基于小数分频器的原理,实现直接数字式频率合成器(DDS)。给出频率合成器的结构和实现方法,推导出输出频率与基准频率之间具有线性函数的关系。这种频率合成器具有高的频率稳定度、准确度和分辨力,通过单片机可以设置和显示所需的输出频率,使用非常方便。 相似文献
3.
本文探讨了一种任意波形发生器的实现方法。利用DDS原理及FPGA编程技术,在一块FPGA芯片上实现整个系统时序和波形RAM的设计,采用单片机进行显示控制及频率和相位设置,上位机采用LabWindows/CVI进行软件设计,产生的任意波形数据通过串口下载到波形RAM中,实现了任意波形的输出。经测试,本系统可输出步进为10Hz、频率范围为0.01Hz~30MHz、频率稳定度优于10-7的正弦波。本文提出的任意波形发生器的实现方法简单,性价比高,产生的波形频率分辨率高,输出频率的转换速度快,而且频率转换时,DDS系统输出波形的相位是连续的。 相似文献
4.
本信号发生器依据直接数字频率合成原理合成信号,采用自行设计复杂可编程逻辑器件的方案实现频率合成,扩展数据存储器存储波形的量化幅值(波形数据),在单片机的控制与协调下输出频率和相位可调的信号波形.该信号发生器可产生任意波形,成本低、体积小、使用方便. 相似文献
5.
在介绍传统的直接数字频率合成(DDS)技术和坐标旋转数字计算机(CORDIC)算法原理的基础上,就如何选择CORDIC算法的参数进行分析,并给出了推导过程。设计了一种基于高速并行流水线结构CORDIC算法的正弦信号发生器,在QuartusⅡ和Modelsim平台上综合和仿真表明,时钟频率可达205 MHz,误差在10-5数量级。给出了FPGA设计的具体过程,软件仿真结果和硬件应用结果。 相似文献
6.
直接数字频率合成器DDS在数字通信系统中的地位是非常重要的,其应用包括上下变频、调制解调、软件无线电等。DDS的优点是具有极高的分辨率、频率转换速率快、相位噪声低等;缺点是杂散度抑制比性能差,很难做到-65dB。DDS的实现一般采用查表法,且相位累加器地址到表询地址的映射采用量化方案。又利用FPGA,采用线性插值查表法对。DDS进行了实现。该方案利用了相位累加器的所有有效位,使DDS的性能得到提高,杂散度抑制比达到了-70dB。同时具有硬件资源占用少、设计灵活等优点。 相似文献
7.
基于DDS的LFM信号发生器的FPGA设计 总被引:1,自引:0,他引:1
直接数字频率合成技术DDS,在现代雷达信号波形产生中具有重要的地位。文章主要介绍了基于FPGA的DDS设计的基本原理、电路结构和设计优化方法;利用Altera公司Cyclone系列芯片采用线性插值法进行设计实现与仿真,并且很方便地实现线性调频信号(LFM)的产生;它具有较高的频率分辨率、频率转换速度快以及相位噪声低等优点。 相似文献
8.
模拟调制系统中,总结起来有两种调频方法,直接调频法可以获得较大频率偏移,但频率稳定低,温漂时漂都比较大,间接调频法频率稳定高,但是电路十分复杂。针对上述传统模拟调频方法的不足,从信号调频基本原理出发进行理论推导,结合DDS技术基本工作原理进行设计,利用FPGA来实现DDS调频信号的产生。并着重介绍了DDS调频原理及电路实现过程,给出了FPGA设计的仿真和示波器测试图,整个电路硬件单元简单,稳定性好,实验结果表明该设计是有效的。 相似文献
9.
DDS技术的FPGA设计与实现 总被引:1,自引:0,他引:1
介绍了用Altera的FPGA器件(EPFl0K10)来实现DDS专用芯片的功能,详细讨论了DDS技术的FPGA的设计和实现. 相似文献
10.
本文介绍了直接数字频率合成器(DDS)的原理,并通过现场可编程门阵列FPGA以查找表的方式予以实现24位DDS的方案。相对于传统的专用的数字频率合成器芯片,用高性能的FPGA器件设计符合自己需要的数字频率合成电路具有方便的控制方式和快速的置频速率等等诸多优点。 相似文献
11.
12.
基于FPGA的DDS信号源设计与实现 总被引:9,自引:0,他引:9
利用DDS和FPGA技术设计一种信号发生器.介绍了该信号发生器的工作原理、设计思路及实现方法.在FPGA器件上实现了基于DDS技术的信号源,并可通过键盘控制其输出波形的各种参数,频率可控范围为100 Hz~10 MHz,频率调节步进为100 Hz,频率转换时间为25 ns. 相似文献
13.
本文探讨了一种任意波形发生器的实现方法。利用DDS原理及FPGA编程技术,在一块FPGA芯片上实现整个系统时序和波形RAM的设计,采用单片机进行显示控制及频率和相位设置,上位机采用LabWindows/CVI进行软件设计,产生的任意波形数据通过串口下载到波形RAM中,实现了任意波形的输出。经测试,本系统可输出步进为10Hz、频率范围为0.01Hz~30MHz、频率稳定度优于10-7的正弦波。本文提出的任意波形发生器的实现方法简单,性价比高,产生的波形频率分辨率高,输出频率的转换速度快,而且频率转换时,DDS系统输出波形的相位是连续的。
相似文献
相似文献
14.
宋寅 《合肥学院学报(自然科学版)》2007,17(2):63-66
介绍了DDS的电路结构及工作原理,并对各组成部分进行了理论分析,重点介绍了电路设计方法,并利用硬件描述语言VHDL实现,最后利用FLEX器件实现了DDS电路,给出了FPGA设计的仿真和实验. 相似文献
15.
基于FPGA的最小移频键控调制器的设计与实现 总被引:2,自引:0,他引:2
杨守良 《重庆文理学院学报(自然科学版)》2009,28(1)
对最小移频键控(MSK)调制系统的原理进行了分析, 提出了一种基于DDS设计MSK调制器的方法, 设计了基于FPGA的MSK调制器,并在QuartusⅡ下进行了时序仿真,将设计的调制器下载到硬件进行了测试.实践表明,该调制器具有最小功率谱占用率和相位连续的特点,具有良好的频谱特性,能在给定的频带内传送很高的比特速率. 相似文献
16.
基于DDS技术设计了一种频率可调的正弦产生器,并且应用ALTERA EPF10K10LC84现场可编程门阵列、DAC7611数字/模拟转换器及键盘和数码管予以实现。实际测试结果表明,所设计的系统工作输出信号稳定度高、频率调整精度高。 相似文献
17.
为了在室内模拟出一套可控的抖动损伤加载系统,省去数字传输网的各种设备室外调试耗费的大量的人力、时间和经费,本文首先简要分析了数字传输抖动产生的原因以及其对网络性能的影响.其次提出了利用正弦调制的方法进行抖动模拟,给出了双直接数字频率合成器(DDS)结构的实现方案.最后基于现场可编程逻辑阵列(FPGA)实现了中心频率、抖动频率和抖动峰-峰值均可控的抖动模拟算法.研究表明,采用双DDS结构实现抖动模拟方法切实可行,具有一定的使用价值.该算法已经在信道模拟器对数字传输的损伤加载模拟中得到应用,效果良好. 相似文献
18.
文章提出了一种采用CORDIC算法实现QDDS信号发生器的设计方法;设计采用VHDL语言描述硬件电路和CycloneⅡ系列FPGA开发平台实现,通过Synplify Pro进行优化综合和Modelsim SE验证.设计结果表明采用CORDIC算法设计的QDDS信号发生器具有运算速度高、电路规模小的特点,优于常用的查表法... 相似文献
19.
以嵌入式微处理器软核NIOSⅡ为核心, 将微处理器、总线、数字频率合成器(DDS)、存储器、I/O接口等硬件设备集中在一片FPGA上.创建一个SOPC系统.通过软件编程实现不同频率,不同相位的波形.SoC系统的构建是利用Ahera的设计工具Quartus Ⅱ并结合Verilog-HDL语言,采用硬件编程的方法进行实现的.通过实验验证.本系统达到了预定的要求, 并证明了采用软硬件结合,利用DDS技术实现函数波形发生器的方法是可行的. 相似文献
20.
任意波形合成系统硬件设计 总被引:3,自引:0,他引:3
提出并分析了任意波形合成系统(AWS)-一种高度智能化的计算机仪器的几种黄型结构及特点,着重讨论了PC总线式任意波形合成系统的系统组成及各部分硬件电路设计的关键技术。 相似文献