共查询到17条相似文献,搜索用时 93 毫秒
1.
基于CPLD/FPGA技术的数字系统设计研究 总被引:1,自引:0,他引:1
CPLD/FPGA是复杂的可编程逻辑器件,都是由PAL、GAL等器件发展而来.CPLD/FPGA技术的数字系统设计,主要包括设计面积和速度两个方面,该文主要通过资源共享设计和流水线设计等来研究CPLD/FPGA技术的数字系统设计,希望在应用中有一定的借鉴作用. 相似文献
2.
冼志妙 《广西师范大学学报(自然科学版)》2005,23(1):38-41
介绍一种在EDA软件平台上,应用VHDL对FPGA/CPLD进行自动化设计的流程,并用实例说明了在EDA平台上进行电路设计、实验的具体方法及研究. 相似文献
3.
基于CPLD和VHDL的现代数字系统设计 总被引:3,自引:0,他引:3
介绍了以CPLD/FPGA芯片为核心,以VHDL设计语言为手段,以EDA软件为平台的现代数字系统设计方法和特点,并通过一个实例具体介绍了其自顶向下的设计过程。 相似文献
4.
本文简单介绍了常用的基带传输码AMI码的编码规则,重点对AMI编码器和译码器的设计提供建模的方案,并且在ALTERA公司EDA软件Max plusII的开发设计平台下,给出了部分VHDL源程序及时序仿真波形。实验证明:可以实现基带信号的编译码器。 相似文献
5.
6.
汪璇 《湖北大学学报(自然科学版)》2009,31(4):360-362
研究超前滞后型数字锁相环的系统原理.讨论了数字信号在3个功能模块超前滞后的原理,给出了它们在FPGA/CPLD中实现的方式,为需要全数字锁相环控制的设备提供了一种可行的电路设计方案. 相似文献
7.
基于CPLD的数字系统设计 总被引:6,自引:0,他引:6
以数字钟的设计过程为例,介绍复杂可编程逻辑器件(CPLD)在数字系统设计中的应用,说明了CPLD、硬件描述语言和EDA开发软件的重要作用,给出了主要电路模块的VHDL设计和操作方法。 相似文献
8.
对基于FPGA的数字系统设计思想和方法作了简要的介绍和一定的探讨,并提出了基于FPGA的数字系统设计的一般流程。然后结合一个DDR SDRAM控制器的设计,详细地介绍了基于FPGA的数字系统设计的各个环节的关键问题和方法。 相似文献
9.
随着FPGA芯片密度的增加,需要更大容量的配置芯片也在增长。首先讨论了FPGA的几种配置方式,然后给出了一种通过CPLD和通用Flash存储器实现FPGA的配置的方案,最后给出了系统设计方案、硬件电路图和软件流程。 相似文献
10.
可编程逻辑器件CPLD/FPGA的发展 总被引:1,自引:0,他引:1
《科技信息》2007,(28)
本文结合当今数字化电子系统设计情况,讨论了复杂可编程逻辑器件/现场可编程门阵列(CPLD/FPGA)器件的特点及发展,指出了CPLD/FPGA的应用和技术推广将是我国未来电子设计技术发展的主流。 相似文献
11.
吴繁红 《重庆工商大学学报(自然科学版)》2003,20(4):84-86
给出了以单片机及基于单片机和CPLD相结合的两种方法实现的等精度数字测频装置,并给出了设计思想、原理框图和仿真波形。 相似文献
12.
讨论了基于SRAM技术的CPLD/FPCA可编程逻辑器件的编程方法,并以ALTERA公司FLEX10系列器件为例,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行,能在系统复位或上电时自动对器件编程,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题,而且使单一芯片可以具有多种逻辑功能,实现了该类器件逻辑功能的在系统多方案的灵活配置。 相似文献
13.
用VHDL语言在CPLD/FPGA上实现浮点运算 总被引:9,自引:0,他引:9
介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以Maxplus Ⅱ为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算。 相似文献
14.
15.
消除CPLD/FPGA器件设计中的毛刺 总被引:6,自引:1,他引:6
复杂可编程逻辑器件CPLD和现场可编程门列阵PFGA在现代数字系统设计中起着越来越重要的作用,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍。本文介绍了CPLD/FPGA设计中毛刺产生的原因,详细分析了在EDA环境下对毛刺进行判断与定位的原理,论述了利用EDA工具消除毛刺的3种方法与具体实现。通过实例分析表明,借助于功能强大的EDA工具,不仅可以在设计中十分方便地发现毛刺,而且可以精确定位,进而寻找消除毛刺的最佳方法和进行结果的验证。 相似文献
16.
为了降低装备维修器材的筹措难度,提高应急条件下维修保障的实时性、快速性,研究适合在部队维修分队推广使用的集成数字器件通用代换技术。采用超小型或小型封装的可编程器件CPLD,焊接到特制的DIP封装的托座上,形成待编程的集成电路。在ISP Lever开发环境下结合原理图和硬件描述语言设计各种常用数字集成电路,完成数据库的开发。这样便可以在应急条件下根据现场需要调用数据库中目标文件,将其下载到可编程芯片中,使之替换损坏的原集成数字器件。 相似文献