首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 125 毫秒
1.
讨论了TD-SCDMA芯片中USB核的设计方法,并进行了ModelSim的验证.简述了USB的传输方式与设计思路,着重描述了USB的结构划分以及各个模块的设计思想与接口信号,并给出了ModelSim的验证方法与实验结果,说明此IP核可以作为一个独立的模块嵌入到ASIC的系统中.  相似文献   

2.
USB 2.0接口IP核的开发与设计   总被引:3,自引:0,他引:3  
介绍了一种基于USB2.0协议的设备接口的IP核设计,着重研究了USB2.0协议控制器、缓存控制器、工作模式控制等硬件数字电路的实现,该电路支持高速(480Mbps)和全速(12Mbps)传输.为了满足USB2.0高速的传输要求,减小硬件设计的复杂性和硬件开销,整个系统采用硬件电路和MCU固件结合的方法进行设计,同时使用了不同传输方式缓冲区共用的双缓冲区缓存结构,因此电路具有实现简单,硬件开销小,传输速度较高等优点.设计的电路已经通过FPGA验证。  相似文献   

3.
USB接口以其速度快、功耗低、使用方便,为PC外设的数据采集设备提供了很好的支持。ADC_USB IP核是为了实现数据采集器AD与PC之间高效传输数据以及控制而设计的。介绍了USB总线协议和通信原理,重点阐述了ADC_USB IP核关键模块的设计和验证,对USB协议的数据流、传输等进行了深入的分析,用Verilog HDL对IP核RTL级代码进行了编写,在Quartus软件平台上进行了FPGA综合,并在FPGA开发板上调试成功。  相似文献   

4.
针对USB存储设备身份认证机制容易被旁路,数据安全得不到有效保证的问题,文章给出了安全USB IP核结构,设计了USB系统的身份认证协议,实现了在硬件接口层响应主机端身份认证请求的安全USB IP核。结果表明,该安全USB IP核能够为USB设备上层功能层提供统一的身份认证服务,安全性高。  相似文献   

5.
USB(通用串行总线)足一种新的外设连接技术,凭借其速度上的优势和良好的通用性等优点得到了广大使用者的认可,已经逐步成为PC机的一种标准接口.USB设备端接口控制芯片是一个USB应用设备与主机通信的桥梁,而USB内核(USB Core)则是:占片内部的一个关键模块.本文以USB设备端接口控制芯片的设计项目为背景,简单介绍了USB1.1规范的协议层内容,讨论了USB设备控制芯片的整体框架,重点描述了芯片中USB内核的功能结构及设计思路,此外,还介绍了对USB内核的功能仿真和系统验证.  相似文献   

6.
TD-SCDMA系统中维特比译码器的硬件实现   总被引:1,自引:0,他引:1  
TD-SCDMA系统中采用约束长度为9的卷积编码作为信道编码方案之一,维特比译码器是一种人们广泛采用的卷积编码的解码器;通过分析卷积编码及维特比译码的过程,介绍了一种适合TD-SCDMA系统中软判决维特比译码器实现的硬件结构,此结构也适用于WCDMA等无线通信系统的维特比译码器的设计.  相似文献   

7.
王晨光 《科学技术与工程》2013,13(2):347-350,378
针对数据吞吐量要求不高,但面积和成本要求严格的应用场合,设计了一款低复杂度的SM4加密算法IP核。所设计的IP核支持ECB与每组数据的加密密钥都实时更新的两种工作模式。在Altera的Cyclone FPGA以及SMIC 0.18μmCMOS工艺下进行了综合,所占用资源分别为1 704个逻辑单元和0.113 mm2。  相似文献   

8.
介绍了IIS控制器的基本原理与实际应用,详细阐述了在专用集成电路中该控制器的设计思路,其中重点介绍了主控模块和收发模块的架构。在用verilog语言实现整个设计的基础上,运用ModelSim进行了功能仿真,利用SMIC0.13μm工艺库和SYNOPSYS的Design Compiler对其综合。经过FPGA验证,确保该控制器作为一个独立的IP核可嵌入到ASIC系统中。  相似文献   

9.
鉴于可参数化的IP核是利用当代IC工艺快速增长集成能力的关键,提出了一种新的估算参数化软IP核速度、面积和功耗性能的方法.该方法通过将性能函数分解为互不相交的变量子集,解决了因配置多样性产生的组合问题.使用该方法,只需以ASIC设计流程实现IP核选定的几种配置便可以预测其他任意配置下的IP核的性能。  相似文献   

10.
深入研究了Turbo码编译码理论,结合IMT-2000中W-CDMA标准进行编码器IP核设计,实现了两个分量编码器同时归零;对数据采用流水处理,并在内部加入了并串转换,使其方便地应用于编码器验证平台的SOPC系统中;采用Quartus Ⅱ开发工具在APEX20KE系列FPGA芯片上实现了具有高速性、可变码率的编码器,器件综合后最高频率达120MHz,可以用于第三代移动通信系统。  相似文献   

11.
TD-SCDMA系统中维特比译码器的硬件实现   总被引:1,自引:0,他引:1  
TD-SCDMA系统中采用约束长度为9的卷积编码作为信道编码方案之一,维特比译码器是一种人们广泛采用的卷积编码的解码器;通过分析卷积编码及维特比译码的过程,介绍了一种适合TD—SCDMA系统中软判决维特比译码器实现的硬件结构,此结构也适用于WCDMA等无线通信系统的维特比译码器的设计。  相似文献   

12.
TDSCDMA系统中采用约束长度为9的卷积编码作为信道编码方案之一,维特比译码器是一种人们广泛采用的卷积编码的解码器;通过分析卷积编码及维特比译码的过程,介绍了一种适合TDSCDMA系统中软判决维特比译码器实现的硬件结构,此结构也适用于WCDMA等无线通信系统的维特比译码器的设计。  相似文献   

13.
本文介绍了SOPC设计中用户自定义IP核的设计步骤,并在此基础上开发出频率计IP核。结果表明:开发的频率计IP核实现灵活,结构紧凑,可重用性好,充分体现了SOPC设计的优越性。  相似文献   

14.
基于TD-SCDMA的ZigBee接入网关的设计   总被引:1,自引:0,他引:1  
设计了一个ZigBee接入网关,用来完成ZigBee网络和TD-SCDMA网络的连接,可以实现对ZigBee网络的远程控制.给出了该网关的硬件设计方案和主要软件编程思路.该网关有很好的通用性.  相似文献   

15.
通过研究最新版本的USH2.0协议和相关接口协议,并根据Verilog HDL语言相关语法给出了一种面向SoC应用的可按需定制可重用的多功能USB IP核的设计思路,并用verilog HDL对USB提供的USB Host,Device,Hub,OTG功能进行了RTL描述和仿真,结果表明设计的IP核是可用的.  相似文献   

16.
TD-SCDMA信令测试软件设计方案   总被引:1,自引:0,他引:1       下载免费PDF全文
研究TD-SCDMA移动终端一致性测试标准,开发第三代移动通信系统信令测试仪,是解决通信设备互联产生的协议非一致性的重要手段,此外通过信令测试软件进行参数测量与统计,对于网络的维护与化也具有十分重要的意义。首先对信令测试软件进行了功能设计;随后探讨了信令测试软件和数据库的设计;最后研究了信令测试软件的测试问题。  相似文献   

17.
基于TD-SCDMA无线传输的电梯视频监控系统的设计   总被引:2,自引:1,他引:1  
设计了一种基于TD-SCDMA无线传输的电梯视频监控系统.通过介绍TD-SCDMA网络的发展状况及嵌入式技术的优势,对监控系统的整体架构进行了描述,重点对监控系统的音视频采集终端、TD-SCDMA无线传输及后端监控台3个部分进行了分析研究;对硬件核心及操作系统的选择、音视频编/解码、实时传送协议(real-time trans-port protocol,RTP)封包、所选用的TDM330无线传输模块及其和音视频采集终端的连接方法等关键技术进行了研究.最后描述了后端监控台的功能,特别是反向控制功能.测试结果表明,本电梯视频监控系统工作稳定,效果良好.  相似文献   

18.
酉空时编码(USTC)是一种可以在发送端和接收端都不需要知道信道信息时使数据能够可靠传输的空时编码方案,目前对于酉空时码大多拘于理论上的研究,本文给出酉空时码在TD—SCDMA系统中的应用方案并对其性能进行仿真分析.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号