首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 125 毫秒
1.
2.4 GHz频率合成器可编程分频器设计与实现   总被引:2,自引:0,他引:2  
介绍了一种应用于802.11b的频率合成器中的可编程分频器.采用级联的异步2分频电路配合相位开关技术,消除了在2.4GHz的高频下分频比改变时产生的毛刺.通过检查初始相位特征信号,解决了由相位开关技术产生的初始相位不确定性问题.仿真结果表明,电路具有很好的稳定性,解决了频率合成器的速度瓶颈;把预分频器调节到合适的直流电平上,可以降低整个电路的功耗.另外,这种除法器有较大的分频比范围,能够应用于不同的设计。  相似文献   

2.
采用标准0.18 μm CMOS工艺,提出了一种高集成度可编程分频器.该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大提高了电路的集成度,有效地降低了电路功耗,提升了整体电路速度,并使版图更紧凑.仿真结果表明,在1.8V电压、输入频率Fin=1 GHz的情况下,可实现任意整数且步长为1的分频比,相位噪声为-173.1 dBc/Hz@1 MHz,电路功耗仅为9 mW.  相似文献   

3.
提出了一种采用0.18μm CMOS工艺的3.1~10.6GHz超宽带低噪声放大器.电路的设计采用了电流复用技术与阻抗反馈结构,具有低功耗和平坦增益的特性.仿真结果显示,在3.1~10.6GHz频率变化范围内,低噪声放大器达到平均17.5dB的电压增益,输入和输出的回波损耗均低于-8dB,最小噪声系数约为2.8dB,在电源电压为1.5V下功耗约为11.35mW.  相似文献   

4.
基于CORDIC算法的QDDS设计及其FPGA实现   总被引:2,自引:0,他引:2  
设计了一种基于CORDIC算法的正交输出直接数学频率合成器(QDDS),并在ALTERA FLEX10K 系列FPGA上予以实现.该结构包括流水线32位相位累加器和16位CORDIC旋转器.系统的时钟频率20M Hz,频率切换器时为一个时钟,建立时间为20个时钟,频率为0.004 656 Hz,输出信号的频率为DC到8M Hz.  相似文献   

5.
基于0.12微米CMOS技术10GHz环形电压控制振荡器(VCO)可用于SDH(STM-64)和SONET(OC-192)光接收机的时钟恢复电路。该振荡器设计的关键是采用了客性源极耦合电流放大器(SC3A)。由于带通特性的SC3A的特点,该压控振荡器有较大的调谐范围及较低的噪声,其中心频率为IOGHz,可以在8.4GHz至10.6GHz的频率范围内工作,在偏离中心频率1MHz处的单边带相位噪声约为-85dBc/Hz。  相似文献   

6.
给出了一种常用两级低电压CMOS运算放大器的输入级、中间增益级及输出级的原理电路图,并阐述其主要工作特性.输入级采用了NMOS管和PMOS管并联的互补差分输入对结构,使输入共模电压范围达到全摆幅(rail-to-rail),并采用了成比例的电流镜技术以实现输入级跨导的恒定;中间增益级采用了适合低电压工作的低压宽摆幅共源共栅结构的电流镜负载,提高了输出电阻,进而提高了增益,同时更好的实现了全摆幅特性;输出级采用了高效率的推挽共源极功率放大器,使输出电压摆幅基本上可以达到全摆幅;为了保证运放的稳定性与精确性,其基准电流源采用一个带电流镜负载的差分放大器;为防止运放产生振荡,采用了带调零电阻的密勒补偿技术对运放进行频率补偿.  相似文献   

7.
提出了高速锁相环的核心部件压控振荡器(VCO)的一种设计方案,该VCO采用环路振荡器结构,主要由3级电流模驱动逻辑(CSL)反相器延迟单元、Cascode偏置电路以及输出缓冲整形电路这3大部分组成。仿真结果表明采用了CSL结构作为延时单元的压控振荡器具有良好的线性度,较宽的线性范围以及高的工作频率。  相似文献   

8.
低压低功耗CMOS电流反馈运算放大器的设计   总被引:1,自引:0,他引:1  
电源电压的下降对模拟电路的设计是一个难题。如今模拟电路的典型电源电压大约是2.5~3V但是发 展的趋势表明电源电压将是1.5V甚至更低。在这种情况下,国内外研究人员致力于设计适用于标准CMOS工 艺的低压电路结构,主要在文献[1]基础上设计了一种新型的CMOS电流反馈运算放大器(CFOA)使用了 0.5μmCMOS工艺参数(阈值电压为0.7V),模拟结果获得了与增益关系不大的带宽,在1.5V电源电压下产生 了约6.2mV 的功耗。  相似文献   

9.
设计了一种八通道高速高精度并行数据采集系统.该系统具有14位分辨率,4×105次/s最高转换速度.采用复杂可编程逻辑器件(CPLD)实现了数据采集速率和采集数据量的程控选择功能,并控制FIFO缓存波形数据.数字处理器(DSP)通过串行命令总线控制采集速率、采集深度并启动采集;通过串行高速数据总线读取采集数据并进行实时处理.整个电路控制灵活,指标先进,结构紧凑,适合高性能井下设备使用.井下测试结果表明,波形特征明显,信噪比高.  相似文献   

10.
为解决现有超声冲击模拟电源频率跟踪性能差、恒幅调节步长不可控的缺陷,以TI公司生产的TMS320LF2407A型数字信号处理器(DSP)芯片为控制核心,研制了一套数字化超声冲击电源控制系统.实验证明该设计可以实现精确的频率跟踪、恒幅控制并完成液晶显示,使整个冲击过程维持在良好的谐振状态,从而得到均匀一致的理想冲击表面.  相似文献   

11.
高频PWM DC/DC 转换器设计   总被引:1,自引:1,他引:1  
设计了一种基于2.5μm 40V双极工艺的高频低功耗的PWM升压型DC/DC转换芯片.采用了恒定频率、电流模式的控制结构以提供优秀的电源和负载稳压.同时内部的电流监视电路可以保护功率开关以及连接到芯片上的外部元件.通过对开关脉冲宽度的调节,加快了升压速度,减小了稳压状态的输出纹波,提高了转换效率.仿真结果表明,在2.7~12.0V的输入电压范围内,芯片的开关频率为1.2MHz,开关电流限制值为1.2A,转换效率可达85%以上.使用很小体积的外围元件就可获得满意的输出纹波,在很小的电路板面积上产生大电流输出,降低了电路尺寸和成本.  相似文献   

12.
CMOS锁相环频率合成器系统设计   总被引:2,自引:0,他引:2  
在归纳总结现代集成电路Top-Down的设计流程的基础上,从系统的角度出发,提出电荷泵锁相环频率合成器系统参数的设计方法。并应用Matlab和Verilog-A对锁相环频率合成器系统进行建模和仿真。结果表明,系统参数满足设计要求,为晶体管级设计和物理版图设计提供坚实的基础。  相似文献   

13.
针对高性能浮点乘加部件中的应用需求,全定制设计了高性能52位或门和108位与门.设计中使用HSPICE工具进行电路模拟,模拟时使用CSM 0.13 μm最慢工艺参数,电源电压为1.2 V,温度为25℃.根据各种实现方式的电路特性,使用相应的理论上电路最大延时的输入激励进行模拟,输入激励的频率为1.25 GHZ,斜率为输入激励周期的10%.输出延时是每个输入周期中输入电压的50%到输出电压的50%之间的时间,最大延时是所有输入数据中的最长延时.根据不同的逻辑类型,设计实现了5种52位或门;选取了静态互补CMOS逻辑、np-CMOS逻辑两种直接实现的108位与门,并选取了多米诺逻辑间接实现方式.对比模拟结果可以得到,全定制设计实现的52位或门和108位与门在速度、功耗和面积方面都具有较优的综合性能.  相似文献   

14.
介绍了以通用频率计数器ICM7216D为核心,结合大规模集成电路和简单的外围电路,采用分频法进行测量范围为10 kHz~700 MHz的超高频数字频率计的设计方法,并给出了该频率计的仿真结果。仿真结果表明,所设计的频率计在10 kHz~50 MHz范围内测量效果很好,在50~700 MHz范围内测量效果稍差,但均达到了设计要求。  相似文献   

15.
介绍了用可编程器的设计数字系统的新方法,并以4位全加器的设计实例说明了本方法的使用原理。该方法可以优化系统的设计,提高设计效率。  相似文献   

16.
介绍了一种基于55nm CMOS工艺实现的温度传感器。该温度传感器包括了温度传感电路与SAR ADC两个部分。温度传感电路产生与温度正相关的模拟电压,再通过SAR ADC进行模数转换从而得到代表温度信息的数字信号。ADC采用改进的R-2R DAC结构,省略了运算放大器,消除运放失调对温度精度的影响。仿真结果表明,在1.2V的供电电源下,该温度传感器在-20℃~100℃的温度范围内,温度分辨率为0.2℃,温度精度为+0.32℃。  相似文献   

17.
配电网电力线高频阻抗特性分析   总被引:3,自引:0,他引:3  
配电网高频阻抗特性分析是当前电力载波研究的一个重要内容。该文从传输线理论出发,通过分析等效负载阻抗在复平面上的变化规律,讨论了3种典型连接形式的电力线高频阻抗特性;指出了在高频载波的条件下,传输线的策动点阻抗与负载阻抗特性变化的关系,为进一步讨论大规模配电网阻抗特性提供了分析方法。总结了电网参数对阻抗特性的影响,通过改变线缆参数和调制方法来减小传输线阻抗特性变化对载波通信的影响。  相似文献   

18.
对一个可以在全屏幕时方便查看时间的计时器的设计方法和原理进行了探讨,采用API函数监视鼠标运动、创建椭圆形窗口、保持窗口在屏幕最上方以便观察,设计自定义函数控制计时器窗口自动出现和隐藏,采用随机文件存储参数。本软件实现了对任意时段计算时间差值、到达规定时段系统提前预告、到达预定时间提示、全屏幕时隐藏,鼠标滑入出现。本软件为绿色软件,可以在不同Windows操作系统下运行,无需安装,直接在任何Windows操作系统上运行,适合在在不同教室使用的设计目标,是多媒体教学过程中一个方便的辅助工具。  相似文献   

19.
PWM高频整流技术   总被引:2,自引:0,他引:2  
对PWM高频整流器的主电路拓扑结构,工作原理作了简要叙述,特别是对国内外PWM高频整流的各种控制方式及其存在的问题和发展动向进行了综述。介绍了一些新型控制技术及其应用情况。  相似文献   

20.
介绍了一种基于微带结构的W波段宽带三倍频器,阐述了倍频器的工作原理,建立了DBES105a肖特基二极管的反向并联结构模型,并基于场路结合的分析方法,设计并实现了W波段的宽带倍频器.测试结果表明,在75~98 GHz的频率范围内,其输出功率大于2 dBm,峰值功率大于5 dBm,与仿真数据基本吻合,证明了本文提出的混合电路建模方法及所提取模型的有效性.   相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号