共查询到20条相似文献,搜索用时 15 毫秒
1.
数字钟是以不同形式的计数器为基本单元构成的,它的用途十分的广泛,只要有计时、计数的存在,便要用到数字钟的原理及结构;同时,在日常中,它以其小巧,价格低廉.走时精度高,使用方便,功能多,便于集成化,而受到广大消费的喜爱。 相似文献
3.
基于Proteus强大的仿真功能和丰富的元件仿真模型,提出了新的用于电子技术的仿真方法.使用常用的芯片555定时器和74LS90计数器设计了电路原理图,对电路的每个单元进行了仿真实验,可以直观地观测出电路的仿真效果.这种基于Proteus软件的仿真方法在电子技术的教学演示及实际设计等方面具有很大的辅助作用. 相似文献
4.
5.
李柏林 《辽宁师专学报(自然科学版)》2014,(4):63-64
以QuartusII软件为设计平台,采用Verilog HDL语言,运用自上而下的模块化设计思想对数字钟各电路模块进行详细设计,最后通过编译、仿真并下载至FPGA芯片中验证设计的正确性.系统整体设计具有灵活性好、外围电路少、开发周期短等优点,并在传统数字钟的基础上添加了百分秒计时及显示模块,大大增加了数字钟的计时精度. 相似文献
6.
王洪丽 《中国新技术新产品精选》2012,(20):18-18
本文主要介绍了智能数字钟系统的设计与研究。本系统主要由AT89C51单片机控制,考虑到能够由软件来完成的任务就尽可能用软件来实现,以降低硬件成本,简化硬件结构,节俭占用空间,所以本数字闹钟设计使用较少的硬件。 相似文献
7.
8.
9.
该文简要介绍了EDA技术以及该方式在数字电子技术实验中的优势,EDA方式与传统实验方式的优势.利用EDA方式进行设计的步骤,并通过实例详细地介绍了EDA设计方式在数字电子技术实验中的应用. 相似文献
10.
11.
数字逻辑电路中,数字钟的构建具有典型意义。通过利用Lab VIEW提供的布尔逻辑量及运算符来构成数字钟,分析在教学中用Lab VIEW对数字逻辑电路仿真的方法。 相似文献
12.
王素珍 《内蒙古师范大学学报(自然科学版)》2001,30(1):31-34
利用ISP Synario System软件,对一片Lattice ispLSI1016器件进行了开发,设计了具有校时、清零功能的数字钟。 相似文献
13.
《萍乡高等专科学校学报》2016,(3):27-31
在Quartus II软件平台上采用电路图和文本文件相结合的方式完成数字钟电路的层次化建模,该电路具有正常显示(计时)、时间调整(校时)、闹铃、秒表等功能。整个电路最终经FPGA实验板的下载验证表明设计方案切实可行。本文通过对数字钟层次化设计的详细阐述,旨在使数字系统的学习者掌握基于FPGA的自顶而下的设计思路,又在实例设计中展现出Verilog HDL与C语言编程的不同。 相似文献
14.
采用自顶向下的设计方式和硬件描述语言进行数字系统设计是当今的趋势,是我国电子工业在世界市场上生存、竞争与发展的需要。本文采用原理图和文本混合方式进行多层次综合数字钟的设计,展示应用优秀EDA软件进行多层次数字系统设计的过程。 相似文献
15.
LED数字钟电路包含了数字电路课的基本知识和内容,是典型的数字电路应用实例,因而也是大学及各类职业院校该课程理想的首选实训项目。通过数字钟的设计制作,能有效提高学生分析问题、解决问题的能力以及实际动手能力,启发他们的创新意识。本文论述了构成数字钟的三种方式及其设计与制作过程中应注意的问题。 相似文献
16.
用数据选择器和译码器的组合优化逻辑设计 总被引:1,自引:0,他引:1
介绍一种用数据选择器和译码器的组合优化逻辑设计的方法.该方法可减少数据选择器芯片及门电路使用的数量.文中给出几个实例. 相似文献
17.
研究人员采用不同于常规的PCB设计方法,设计并制作了能显示时、分、秒的六位数字钟,即首先按系统功能绘制不同的独立电路原理模块,然后针对数字钟原理图中相同或相似度较高的计数显示电路模块,采用层次原理图中自下而上的多通道设计方法解决了PCB复杂线路设计中布局难、布线效率低等突出问题,增强了工程设计的可读性.文中还给出了电路... 相似文献
18.
介绍一种用数据选择器和译码器的组合优化逻辑设计的方法.该方法可减少数据选择器芯片及门电路使用的数量.文中给出几个实例. 相似文献
19.
低成本数控直流稳压电源设计 总被引:1,自引:0,他引:1
数控直流稳压源在实验室,工厂和科研单位等中有广泛应用。本文提出一种数控直流稳压电源的设计方案,该稳压电源由可逆二进制计数器、BCD-十进制译码器和可调稳压器单元构成,测试表明该数控直流稳压源有以下特性:(1)输出电压5~15V;(2)步长1V;(3)最大负载电流1.5A。所以设计数控直流稳压源具有一定的实际意义。 相似文献