共查询到16条相似文献,搜索用时 289 毫秒
1.
基于SOPC嵌入式系统中软硬件协同设计方法研究 总被引:1,自引:0,他引:1
软硬件协同设计方法克服了传统设计方法的缺点,使嵌入式系统的设计效率更高,速度更快。通过研究嵌入式系统中基于SOPC的软硬件协同设计方法,论述了软硬件协同设计方法的特点,并且对设计流程中的系统任务描述、系统软硬件划分、软硬件协同综合、软硬件协同仿真等各个阶段进行了阐述,最后对软硬件协同设计的工具进行了介绍。 相似文献
2.
针对嵌入式系统软硬件协同设计技术进行了深入的探讨,并提出一种基于SystemC语言的软硬件协同设计模型.该模型比典型的软硬件协同设计方法更灵活,可以提高开发效率,降低开发成本,并能有效地保证系统开发的质量。 相似文献
3.
使用Altrera公司提供的IP核来加快开发NiosII外设的速度,提高外设性能,并加上由个人编写的LCD控制器IP核,构建一个软硬件复合的液晶显示SOPC系统.使用FIFO模块作为缓冲解决跨时钟域的问题.使用2个SRAM作为双显存,可以有效避免显存的读写冲突.采用7寸模拟液晶大屏,TFT—LCD工艺制造,真彩256色,性价比高,非常适合应用于工控领域.使用NIOS处理器进行袜子缝头机界面开发,实现了清晰的动态显示. 相似文献
4.
SOPC(System on Programmable Chip)嵌入式设计是一个崭新的嵌入式系统设计技术。它将处理器、存储器、1/0口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系统。其核心采Altera公司Cyclone系列的EP1C3T144,并配以丰富的外设,如键盘阵列、各种通信传输接口等。整个系统设计灵活、可扩充、可升级,并且具备软硬件在系统中可编程的功能。不仅可以应用于科研领域,也可以适应高校嵌入式系统实验教学的需要。 相似文献
5.
基于FPGA/SOPC—Nios Ⅱ的频率计数器设计 总被引:1,自引:0,他引:1
本设计以Altera FPGA系列Cyclone EP1C6Q240器件为载体,通过SOPC技术构建嵌入式软核Nios Ⅱ处理器平台,运用VHDL语言设计计数模块,利用等精度测量技术完成对1Hz~100MHz周期信号的精度为8×10^-6的周期和频率的测量,同时采用闸门测量技术完成脉宽、占空比的测量,重点介绍了等精度计数模块与SOPC技术的设计与实现的方法. 相似文献
6.
本文针对嵌入式系统软硬件协同设计技术进行了深入的探讨,并提出一种基于SystemC语言的嵌入式系统软硬件协同设计方法和模型。该模型比典型的软硬件协同设计方法更灵活,可以提高开发效率,降低开发成本,并能有效地保证系统开发的质量。 相似文献
7.
针对传统软硬件划分算法对硬件资源的使用效率考虑不足的问题,提出改进的模拟退火划分算法。该算法对成本函数中的执行时间和面积使用提供附加权、减少权值的动态加权策略,并考虑了一个移动的性能改变对系统面积的影响。实验表明,改进的模拟退火划分算法收敛速度快,得到的解更优,保证了系统硬件资源的有效利用。 相似文献
8.
介绍基于EDA技术的数字视频图像系统的实现方案.本设计利用Altera公司最新的SoPC(可编程片上系统)解决方案--以Niosll 嵌入式软核处理器为核心,实现视频图像处理系统.文中介绍系统框图和部分仿真结果.用FPGA来实现视频图像处理,加快了数据的处理速度,提高了系统的实时性和可靠性,节约了硬件成本. 相似文献
9.
10.
设计了一种采用软硬件结合实现2PSK调制的新方法。介绍了2PSK调制的基本原理及其相对于2FSK、2ASK的优点。给出了调制系统总体方案,详细叙述了FPGA芯片工作的外围电路的设计,并在QuartusⅡ软件环境下进行了系统仿真,结果表明该方法能简化传统调制器的设计。最后阐述了此技术有待继续提高和完善的方向。 相似文献
11.
提出了一种在SOPC上自己配置系统并且基于FPGA可编程图像处理算法的设计方案.用户可以根据设计要求修改配置SOPC片上系统,采用自顶向下软硬件并行设计方案,并且图像处理结果通过VGA的IP核实时显示,系统设计好后,用户可以在Nios IDE下实现不同图像处理功能. 相似文献
12.
基于SOPC数据采集系统的研究 总被引:8,自引:0,他引:8
SOPC是一种灵活、高效的片上系统设计方案,最早是由A ltera公司提出的.它的实质是SOC(Sys-tem on Chip)设计技术,与其他SOC设计技术相比,它的特点在于可编程性,也即它利用FPGA或CPLD器件的可编程性来进行SOC设计.SOPC设计的成功要求采用IP复用,以快速完成设计,得到价格低廉的硅 相似文献
13.
基于FPGA的液晶驱动智能片上系统的设计方法.SOPC系统以FPGA为核心控制器,在Altera公司CycloneⅢ系列芯片EP3C25F324C8Z上,以SOPC Builder为设计环境,搭建了NiosⅡ嵌入式处理器及相应的外围驱动电路;利用FPGA丰富的逻辑资源及结合按各个功能分块的模块化设计思想,设计了SDRAM模块、FLASH模块、VGA模块、PLL模块等IP软核,并将多个模块组建到一片FPGA芯片上,实现了640×480液晶显示驱动控制.经过调试验证了基于FPGA硬件设计的正确性、可行性. 相似文献
14.
给出了一种测周的数字频率计的SOPC实现方法.该方法通过配置嵌入式软核MicroBlaze微处理器和封装AXI测频和测占空比IP核,将数据传输到软核处理器,完成系统的功能.数字频率计的参数测量由FPGA逻辑进行实现.计算、控制以及显示由MicroBlaze实现,两者完成对频率和占空比的测量.本系统在Digilent公司推出的Basys3板卡上进行了验证.通过测试,结果表明,本系统测量精确,稳定性好,方案简洁,成本较低.达到了预期的结果,验证了本方案的可行性. 相似文献
15.
结合国内外视频采集及传输系统的发展特点,介绍了一种基于双NIOSII软核架构的新型视频采集与网络传输系统的实现方法.设计中传感器芯片选择的是CMOS图像.传感器OV7640,由2个NIOSII软核和相应外设构成的SOPC系统负责接收高速视频数据,缓存及打包进行网络传输,其中2个NIOSII软核分别负责采集和网络传输,双核并行协同工作,显著提高了工作效率.说明了SOPC系统的组成结构、设计流程、软件调试和双核之间的共享与通信.本系统选择Altera提供的NIOSII开发板作为验证平台,调试结果表明本视频采集及传输系统达到了设计要求,并有良好的图像质量和远程控制能力. 相似文献
16.
通过分析AES算法的轮变换和密钥扩展的特点,结合片上可编程系统(SOPC)内部电路结构,用查找表对AES算法进行全面优化,用查找表对密钥扩展的递归算法进行构建.给出了实现算法的流程图,完成了密钥生成器电路系统,实现了算法的SOPC系统设计. 相似文献