首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 107 毫秒
1.
叙述了全数字锁相环的工作原理,提出了应用VHDL技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD予以实现,给出了系统主要模块的设计过程和仿真结果。  相似文献   

2.
应用硬件描述语言VHDL开发FPGA   总被引:1,自引:0,他引:1  
硬件描述语言(VHDL)是数字系统高层设计的核心,围绕硬件描述语言在数字硬件系统设计中的应用展开,介绍了VHDL语言特点及FLEXIOK的结构,硬件描述语言设计描述方法,说明了应用VHDL的EDA设计流程.并给出了VHDL一个设计实例。  相似文献   

3.
利用VHDL语言在PLD器件上设计全功能计数控制装置,使其实现计量、显示长度并根据预置数输出控制信号的功能。设计体现了VHDL语言的规范、高效,编程灵活、容易升级的特点。系统程序采用Ahera公司的MAX plusⅡ软件设计,下载至FLEX10K系列芯片。  相似文献   

4.
VHDL在数字集成电路设计中的应用   总被引:6,自引:0,他引:6  
概述了数字集成电路设计的发展趋势;分析了VHDL的特点;结合实例介绍了VHDL在数字集成电路设计中的应用方法。  相似文献   

5.
根据中小型污水处理厂对污水处理测控系统的需求,以高性能的微控制器为核心。设计了基于12C总线扩展接口的可编程逻辑控制器自动测控系统.该系统具有配置简单、扩展方便和造价低廉等优点.用户可使用梯形图、语句表、汇编语言和高级语言编写应用程序.  相似文献   

6.
介绍了EDA开发工具软件MAX+PlusⅡ的主要功能;VHDL语言在进行硬件电路描述时所具有的多层次描述系统硬件功能的能力,以及在程序编译时易出现的问题.  相似文献   

7.
传统数字频率计由于在高频段受基准时钟频率的限制,其测频精度受到很大的限制.本文应用EDA技术,很好的解决了这一问题.文中论述了数字频率计的设计原理、开发环境、设计步骤、设计框架,以及应用VHDL语言对系统的实现方法,说明了各模块和系统输入输出信号的功用.应用MAX+PLUSⅡ对系统进行仿真验证,结果表明所设计的数字频率计不但测频精度达到较高的水平,而且能够实现连续不间断测频.  相似文献   

8.
研究利用超高速集成电路硬件描述语言(VHDL)设计某导弹数字控制器中硬件控制器的方法,结合EDA设计思想对该系统的硬件控制器进行总体功能和各子功能的分析、设计,然后利用VHDL对各功能模块进行描述,最后将已经过仿真检验的设计卸载到相应的可除编辑逻辑器件(EPLD)中,充分利用VHDL的灵活性、可移植性和可编程逻辑器件的静态可重复编程及在线动态重构特性,使硬件设计像软件一样通过编程实现,半实物仿真试验结果表明,硬件控制器性能稳定,满足了设计要求。  相似文献   

9.
介绍运用Latiice公司的ISP器件研制的数字逻辑仿真开发系统及其在数字逻辑电路课程教学、设计与科研开发等方面的应用。  相似文献   

10.
随着大规模集成电路的发展,可编程逻辑器件(PLD,Programmable Logic Device)得到越来越广泛的应用。早期的功率因数补偿控制器多采用模拟电路来实现,在本设计中采用PLD和单片机组合方式实现功率因数补偿控制器,提高控制器的控制精度,重点设计了PLD的功能模块,借助MAX PLUSⅡ开发工具完成PLD部分的设计。通过各部分的功能仿真,以及最后系统的整体调试,验证了本设计是可行的。  相似文献   

11.
介绍了EDA开发工具软件MAX PlusII的主要功能;VHDL语言在进行硬件电路描述时所具有的多层次描述系统硬件功能的能力,以及在程序编译时易出现的问题。  相似文献   

12.
介绍了开发可编程逻辑器件的EDA软件和硬件的描叙语言VHDL主要特点,并以时间控制器电路设计为例,叙述了自顶向下的设计方法。  相似文献   

13.
14.
可编程逻辑器件是一种可以由用户在现场进行编程的逻辑器件,它给数字系统的设计带来了全新的概念,使数字系统的逻辑规模更大,设计变得更加方便、灵活和高效.本文介绍了ISP器件的结构、开发系统和设计方法.  相似文献   

15.
线阵CCD广泛应用于测量和图像采集中,其驱动电路和驱动信号对系统工作稳定性有重要的影响.在分析TCD1206SUP线阵CCD驱动时序信号基础上,采用VHDL语言,结合Quar-tusⅡ7.2软件平台,设计以FPGA为核心的工作电路.在外部控制端选择下,该系统可以多种不同的频率工作,比传统的外部分频驱动电路更简单,性能更稳定,实用性强,调节方便.  相似文献   

16.
应用XILINXISE软件开发平台,采用自顶向下的设计方法及VHDL语言描述开发设计了CISC-CPU系统.将CISC-CPU划分成九个基本功能模块,进行编译综合及仿真,给出了指令执行的仿真波形,验证了CPU指令的功能.  相似文献   

17.
简要介绍了硬件描述语言VHDL语言的基本结构 ,并将应用VHDL语言的软件设计方法和传统的数字电路硬件设计方法相对照 ,阐述了其在数字电路设计上的应用  相似文献   

18.
基于FPGA的高速异步FIFO存储器设计   总被引:1,自引:0,他引:1  
 介绍异步FIFO存储器应用及其结构,详细分析了异步FIFO的标志逻辑设计及亚稳态的消除,提出了一种基于FPGA芯片利用格雷码对地址编码解决异步读、写时钟问题的思路及方法,并给出了VHDL程序.该方法具有高速、可移植性强、工作效率高的特点,在数字系统设计中具有一定的意义和应用价值.  相似文献   

19.
针对复杂大规模可编程器件的特点,提出了一种新的HDB3编译码器的实现方法,在Quartus2.1开发软件环境下,采用硬件编程语言VHDL,实现了HDB3编译码器的设计,经过仿真验证,其功能符合HDB3编译码的要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号