首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 546 毫秒
1.
介绍了采用SOPC技术来设计一个共享资源的可穿戴计算机三处理器系统,主处理器主要负责操作系统和应用软件的运行,网络处理器主要负责进行报文处理,DSP处理器主要负责对视频图像数据进行处理.阐述了基于Nios II 和FPGA 的多处理器系统的实现机制,讨论利用硬件互斥核实现多处理器资源共享的方法,并给出硬件设计的具体步骤以及软件设计、调试方法和关键技术.介绍了网络处理器Nios II的结构特点和自定义指令以及基于Nios II软核处理器的网络处理器转发软件的设计方法和基于视频图像处理的DSP处理器的设计方法.经验证,采用此技术设计的三处理器系统很好地适应了可穿戴计算机微小型化和低功耗的设计要求.  相似文献   

2.
该文基于无臂残疾人无法进行自主饮食,设计了一套智能辅助无臂残疾人饮食的嵌入式系统。该系统由CCD相机得到脸部图像,通过FPGA的二值化处理和Nios Ⅱ的图像分析,定位出嘴部位置,再由FPGA产生持续PWM波控制机械臂的运动,将饮品送到使用者嘴边进行饮用。该系统具有语音识别功能,全程通过语音进行人机交互,并具有自动添加饮品功能和水温异常报警功能。  相似文献   

3.
图像采集系统的线性CCD驱动电路设计   总被引:6,自引:1,他引:5  
文章介绍基于高速线性CCD器件的图像采集系统的构成及其应用。通过对CCD图像传感器TCD1209D驱动时序及数模转换芯片AD9224的转换时序的分析,结合图像采集系统硬件功能要求,设计用于图像采集的高速线性CCD驱动电路,并采用单片复杂可编程逻辑器件(CPLD)进行了实现;测试表明驱动时序产生电路满足目标图像采集系统的应用需要。  相似文献   

4.
详细介绍了一种基于USB2.0的帧转移面阵CCD图像数据采集传输系统的软硬件设计。设计了基于可编程门阵列(FPGA)器件的CCD驱动时序发生器,并采用CCD专用视频处理芯片对模拟视频信号进行采样、量化、模数转换,通过USB2.0传输接口与计算机通信,实现了数据快速准确的传输。  相似文献   

5.
介绍了一个基于DALSA公司IL-E2-1024 TDI CCD的偏振成像系统的设计,分析和解决了该系统一些电子学关键技术,实现了TDI CCD的驱动和CPLD对CCD的时序控制、图像信号的自相关采样和数字化、利用FIFO缓存数字图像信号,考虑用DSP进行实时的偏振图像处理并利用USB接口传送到计算机显示偏振图像。  相似文献   

6.
付莉 《科技信息》2013,(36):50-51
在分析DES算法常规硬件设计方法基础上,提出了一种基于NiosⅡ加密模块组件的硬件和软件设计方案。介绍了SOPC技术和DES算法原理,采用基于NiosⅡ嵌入式软核处理器的系统设计方案,定制相匹配外围设备集成于一块FPGA硬件上,并在NiosⅡ中嵌入C程序。采用这一技术设计的SOPC芯片硬件资源利用率得到了显著的提高,降低了系统成本,具有灵活的现场可更改性。  相似文献   

7.
NiosⅡ是Altera公司开发的嵌入式软核处理器,本文介绍了Altera NiosⅡ处理器及基于NiosⅡ的多核处理器的工作原理,应用SOPC Builder工具建立双核处理器系统,以及使用NiosⅡ IDE为系统中每个处理器建立和调试软件工程。  相似文献   

8.
该设计介绍了火焰图像的识别,提出基于DM642的火灾报警系统的设计过程,主要利用CCD摄像头采集火灾的火焰图像,再由芯片TVP5150转变为数字信号送入DM642的Vp口,并由DM642对送入的数字信号进行分析与处理,实现火灾的自动报警.  相似文献   

9.
基于线阵电荷耦合元件(CCD)的纱线计数器,采用TCD1501D为图像传感元件,利用复杂可编程逻辑器件产生稳定的时序脉冲驱动CCD元件,传感器输出图像信号经滤波放大和AD转换后由ARM微控制器采集.采集的数据在ARM内部进行二值化处理,实现纱线计数.详细介绍了系统软硬件设计.实验测试证明了系统设计的正确性.  相似文献   

10.
本文针对CCD成像系统图像数据通道多、传输数据率大的问题,设计了一套使用XC2V3000和DS90CR217/DS90CR218A实现多通道CCD图像数据传输的系统。该系统可实现输入时钟最高为85 MHz,数据吞吐率最大为1.785 Gbps的CCD图像数据传输。同时在本系统中总结了印制线路板设计中的一些经验。调试完成后,该系统已在某线阵CCD的图像传输中获得了很好的应用。  相似文献   

11.
嵌入式图像采集系统的硬件设计   总被引:9,自引:0,他引:9  
结合足球机器人视觉系统介绍了实现嵌入式图像采集与处理系统的一些方法,设计了基于FPGA/CPLD和DSP的嵌入式图像采集与处理系统,包括CCD摄像头、SAA7111A、AL422B、EPM7128及TMS320VC5402,对系统各个组成模块间的时序电路逻辑进行了较详细的分析和方案设计.  相似文献   

12.
文章研制了基于现场可编程门阵列(FPGA)的线性电荷耦合器件(CCD)开发平台。利用高性能CCD信号处理器调理CCD的输出信号简化电路设计,使用ALTERA的CPU软核处理器(NiosⅡ)作为微控制器实现逻辑控制,并用硬件描述语言编程实现驱动电路的设计,整个平台还配有Camera Link接口、串口、USB及网口与外围设备通讯。利用此平台可以进行实时工业检测,也可以用于科学研究分析数据。  相似文献   

13.
NiosⅡ是Altera公司开发的嵌入式软核处理器,本文介绍了Altera NiosⅡ处理器及基于NIosll的多核处理器的工作原理,应用SOPC Builder工具建立双核处理器系统,以及使用NiosⅡ IDE为系统中每个处理器建立和调试软件工程.  相似文献   

14.
介绍了基于IEEE1394接口的汽车U形纵梁三维图像采集系统,说明了系统的基本结构和原理,并给出了具体的实现方案。汽车U形纵梁的三个面图像分别由三个独立的CCD摄像头采集,通过1394接口送入计算机中,实现了三维图像的采集。并针对汽车纵梁面积比摄像机视场大很多的特点,设计了运动模块带动摄像头分段采集纵梁图像。  相似文献   

15.
介绍了1种基于Nios II软核处理器的数据采集系统和控制电路设计.系统以FPGA为平台,实现光电二极管阵列、ADC等硬件布局;基于Nios II处理器,完成步进电机控制以及串口通信功能.光电传感器采集的数据经由ADC转换后缓存于SDRAM中,通过USB传输至上位机进行数据分析处理.这种基于SOPC的嵌入式系统具有集成度高、灵活性强的特点,能缩短产品的开发周期.  相似文献   

16.
基于ARM和FPGA的CCD信号采集系统设计   总被引:1,自引:0,他引:1  
为了构建数码复印机CCD单元的驱动及输出信号的高速采集、存储、传输和处理系统,应用FPGA完成CCD驱动和FIFO模块的设计。采用ARM为主控制器来完成对CCD单元、高速A/D单元、FIFO模块、高速存储单元和USB通讯的整体控制,构成了高速的数据采集、存储、传输和处理系统,实现了CCD图像信号的高速采集存储。经过上位机的图像处理测试平台,验证了基于ARM和FPGA的CCD信号采集系统设计的正确性和稳定性。  相似文献   

17.
本文针对CCD成像系统图像数据通道多、传输数据率大的问题,设计了一套使用XC2V3000和DS90CR217/Dsg0cR218A实现多通道CCD图像数据传输的系统.该系统可实现输入时钟最高为85 MHz,数据吞吐率最大为1.785 Gbps的CCD图像数据传输.同时在本系统中总结了印制线路板设计中的一些经验.调试完成后,该系统已在某线阵CCD的图像传输中获得了很好的应用.  相似文献   

18.
介绍了一种基于CCD视觉传感器的实时焊缝图像获取与处理方法,针对2 mm铝合金薄板无间隙对接的焊接特点,设计了与之相适应的减光-滤光传感系统,获得了特征明晰的焊缝实时图像,同时确定了一套符合该系统的焊缝图像处理算法,取得了很好的效果,为后续的焊缝跟踪提供了条件.  相似文献   

19.
陈乔 《科学技术与工程》2013,13(12):3476-3480
为满足机器视觉对于相机的高速、高分辨率要求,设计了一种基于帧转移CCD、FPGA以及千兆网的高帧频成像系统。在系统总体结构的基础上,介绍了图像传感器的外围驱动电路设计、图像传感器驱动控制模块、图像数据高速缓存模块以及千兆网数据传输模块。测试结果显示,系统初步具备了产生1 K×1 K分辨率下94 f/s的驱动时序,同时千兆网传输带宽也初步满足了系统要求。  相似文献   

20.
提出了一种在SOPC上自己配置系统并且基于FPGA可编程图像处理算法的设计方案.用户可以根据设计要求修改配置SOPC片上系统,采用自顶向下软硬件并行设计方案,并且图像处理结果通过VGA的IP核实时显示,系统设计好后,用户可以在Nios IDE下实现不同图像处理功能.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号