首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 87 毫秒
1.
设计了一种用于微悬臂梁红外焦平面读出电路的片上 ADC。该 ADC 采用流水线结构实现, 采用带溢出检测的多位第一级和后级功耗逐级缩减的方案优化系统功耗, 提高线性度。该设计采用 0.35 μm 的 CMOS 工艺流片验证。测试结果表明: 5V 电源电压、10M 采样率时电路总功耗为98 mW, 微分非线性和积分非线性分别为 -0.8/0. 836 LSB 和 - 0. 9 / 1. 6 LSB; 输入频率为 1 MHz 时, SFDR 和 SNDR 分别为82 和 67 dB。  相似文献   

2.
文章设计了一款Flash-SAR混合型模数转换器(analog-to-digital converter,ADC),结合了快闪型(flash)ADC与逐次逼近型(successive approximation register,SAR)ADC的优点,具有高速、高精度和低功耗的特点;提出了一种带冗余位数字校准算法,该算法在SAR ADC中添加1 bit冗余位,当第1级Flash ADC带来的误差小于一定的失调电压限度,第2级SAR ADC中的数字校正电路能够将误差校准回来,最终得到正确的数字输出。该ADC采用"3+10"的2级流水线结构,在SMIC 0.18μm互补金属氧化物半导体(complementary metal-oxide-semiconductor,CMOS)混合信号工艺下进行仿真,当电源电压为1.8 V,采样频率为100 MHz,输入信号接近Nyquist频率时,通过数字校准,ADC有效位(effective number of bits,ENOB)为10.990,信噪比为67.973 dB,无杂散波动态范围为95.381 dB,仿真结果证明了该算法能够有效提升ADC系统...  相似文献   

3.
为了适应红外焦平面(IRFPA)高像素的趋势,设计出面积更小、性能更优的像元电路,选择电容反馈跨阻放大器(CTIA)作为像元电路的电路结构,在CTIA中运算放大器基于共源共栅结构,采用积分电容可选的模式来调整积分时间,并基于电路高像素的需求,优化电路,减小面积.在此基础上,搭建模拟信号通路进行仿真研究,绘制版图,并进行后仿,为读出电路的正确性、可靠性提供保障.优化后的像元电路面积为18μm×18μm,可选积分电容分别为60 fF和400 fF,后仿得到的信号通路输出摆幅常温下为2.03 V,低温下为1.52 V,且低温下的积分噪声为213.6μV,满足设计需求.  相似文献   

4.
红外焦平面阵列是获取景物红外光辐射信息的重要光电器件。读出电路是其关键部件,良好的读出电路性能在红外焦平面阵列中发挥着重要的作用。本文重点列举了一些最新的CMOS读出电路单元结构,并对它们各自的特点作了简要的比较,同时给出了一些结构对应芯片上的主要参数,最后简单介绍了读出电路的未来发展方向。  相似文献   

5.
提出了一种320×256红外焦平面阵列读出电路的原理及电路设计,采用直接注入的单元电路,在给定的单元面积内可以获得较大的积分电容。相关的320×256阵列读出电路已经在0.5μm双层多晶三层铝N阱CMOS工艺线上实现,整体芯片的面积为9.0 mm×11.2 mm。实测结果表明芯片在常温和低温77 K时都工作正常,工作频率大于5 MHz,整电路的功耗为48 mW左右,动态范围是75 dB,噪声电压为0.5 mV。  相似文献   

6.
介绍了一个用于高精度模数转换器,采用 0.25μm CMOS工艺的高性能采样保持电路。该采样保持电路的采样频率为 20MHz,允许最大采样信号频率为 10MHz,在电源电压为 2.5V 的情况下,采样信号全差分幅度为 2V。通过采用全差分flip-around结构,而非传统的电荷传输构架,因而在同等精度下,大大降低了功耗。为了提高信噪比,采用自举开关。Hspice仿真结构显示:在输入信号为 5MHz 的情况下,无杂散动态范围(SFDR)为 92.4dB. 该电路将被用于一个14位 20MHz 流水线模数转换器。  相似文献   

7.
从微测辐射热计的红外辐射响应特性入手.分析其焦平面阵列的CMOS读出电路工作原理,指出读出电路的主要性能指标要求,讨论影响性能的重要因素噪声的特点,为微测辐射热计焦平面阵列CMOS读出电路的设计遵定必要的理论基础。  相似文献   

8.
针对植入式医疗装置对模数转换器(ADC)的超低功耗和高精度要求,提出了一种共模恒定型分段混合编码结构的逐次逼近式模数转换器(SAR-ADC)。该SAR-ADC的电容数模转换器DAC中采用分段混合编码结构,兼具了分段二进制编码的低功耗优势和分段温度计编码的高线性度优势。共模恒定型控制方式具有极低的动态功耗。采用HHNEC 0.35μm CMOS工艺完成了10位共模恒定型分段混合编码SAR-ADC的电路和版图设计。后仿真结果表明:所设计的SARADC的电源电压范围为1.8~3V;在采样率为103 s-1的条件下,其有效位数为9.4位;整个SARADC所消耗的电流仅为60nA,在同等工艺条件下具有更低的功耗;所设计的转换器能够满足心脏起搏器等植入式医疗装置的需求。  相似文献   

9.
提出一种带有列共用结构的电容跨阻放大器(CTIA)读出结构, 以实现高线性度、低功耗、低噪声和较大输出范围。该结构可以降低像素结构的复杂性, 提高电路设计的灵活度。电路采用奇偶行交替连续读出的方式。采用0.35μm DPTM工艺, 利用该结构设计一个原型芯片。电源电压为5 V, 每列CTIA结构功耗约为29.3 μW, 线性度为99.98%。该原型芯片可以被扩展为320×240阵列。  相似文献   

10.
提出了一种改进型两级运算跨导放大器,采用class-AB输出级,电平位移技术以及嵌套式密勒补偿技术,设计并实现了一个采样/保持电路,用于12位精度、40 MHZ转换速率的流水线模/数转换器.在输入信号19 MHz频率以及±1.2 V信号摆幅下,采样/保持电路的频谱分析结果表明,输出信号的信噪失真比达到101.7 dB,无杂散动态范围达到111.8 dB该电路采用TSMC 0.18/μmCMOS工艺,电源电压为1.8 V,功耗仅为5 mw.  相似文献   

11.
一种适合于高速、高精度ADC的采样/保持电路   总被引:1,自引:0,他引:1  
采用非复位结构,在SMIC0.18μm CMOS工艺下,设计并实现了一种采样/保持电路,其性能满足10位精度、100MS/s转换速率的ADC的要求.电路在0~125℃,三种工艺角下仿真,其性能均满足要求;T/H电路的核心—OTA,经流片并测试,结果表明其功能正确,功耗与仿真值一致。  相似文献   

12.
一种用于CMOS图像传感器的10位高速列级ADC   总被引:1,自引:0,他引:1  
提出了一种适用于高速小尺寸像素的列级ADC,该ADC采用单斜ADC(single-slope ADC,SS ADC)与逐次逼近ADC(successive-approximation ADC,SA ADC)相结合的方式在提高模数转换速度的同时减小了芯片面积.SS ADC实现5位粗量化,SA ADC实现5位细量化,SA ADC中5位分段电容DAC的桥接电容采用单位电容并利用区间交叠方式实现了误差校正.采用GSMC 0.18,μm 1P4M标准CMOS工艺对电路进行设计,仿真结果表明:所提出的列级ADC在167,kHz/s采样率和3.3,V电源电压下,有效位数9.81,每列功耗0.132,mW,速度比传统SS ADC提高了22倍.  相似文献   

13.
循环利用ADC发泡剂生产过程中产生的废盐酸,可降低缩合过程硫酸消耗,减少废盐酸排放。但废盐酸循环使用对ADC发泡剂的生产会产生一定的影响。  相似文献   

14.
一种高速ADC静态参数的内建自测试结构   总被引:1,自引:0,他引:1  
针对混合信号电路的测试问题,提出了一种内建自测试(BIST)结构,分析并给出了如何利用该结构来计算片上高速模数转换器(ADC)的静态参数.该方法利用三角波信号作为测试激励,采用码密度直方图分析方法快速计算ADC的各静态参数.根据改进测试算法所构造的BIST结构实现了芯片内只有ADC电路的可测性设计,而不需要用到片内集成DSP.内嵌的信号发生器能自动生成高频连续三角波测试信号,适合高速ADC的测试.该BIST结构硬件开销小,易于片上集成,仿真试验表明了该结构的有效性.  相似文献   

15.
给出了孔径抖动与采样误差关系的数学模型,提出了利用直线拟合法测量孔径抖动的方法及实现该法的系统框图,并阐述了仿真的结果。  相似文献   

16.
增量动力分析法即对于一条特定的地震动输入,设定一系列单调递增的地震动强度;在每个地震动强度下进行结构的弹塑性时程分析,得到不同地震动强度与结构性能参数之间的关系;通过统计分析不同地震动下的结构性能参数与地震动强度之间的关系,来实现对结构性能的评估.增量动力分析法也可以看成是一种动力推覆分析法.详细介绍了增量动力分析法的计算内容和分析步骤,并将该方法运用于评估某高层混合结构的抗震性能.评估结果既可为高层混合结构基于性能抗震设计提供参考,也为增量动力分析在复杂高层结构中的应用提供基础.  相似文献   

17.
对新增样例给出了新的分类,针对此分类提出了新的规则获取的增量式学习算法DLR I,并就该算法与经典算法的复杂性进行了分析比较,得出增量学习算法较经典算法有较低的时间复杂性,可以有效地提高大型数据库的规则维护效率.  相似文献   

18.
以60 GHz毫米波高速无线传输系统为背景,对无线信号历经的频率选择性衰落信道进行了深入分析,并对接收机结构进行研究。提出一种利用数模信号混合处理的低复杂度ADC结构。该结构利用数模混合均衡器来降低频率选择性衰落信道中接收机ADC的精度要求。通过引入一个高精度、高采样率的DAC为代价,在不改变接收机性能的情况下将ADC的采样精度降低2个比特。该ADC均衡器在误码率、收敛速度等性能上相比同精度的全数字均衡器有很大提高。进一步,对该结构进行优化。通过把补偿信号的高比特位的值转换到模拟域,将引入的DAC精度降低到2~3个比特,从而进一步降低了该结构的设计复杂度和功耗。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号