首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 140 毫秒
1.
本文详细介绍了基于TMS320F2812的测控系统的硬件电路模块化设计方法。并把所有控制电路、地址分配等设计中的思路予以介绍,增加了系统的集成性和扩展性。  相似文献   

2.
本文首先分析了嵌入式测控系统的系统结构和特点,结合嵌入式测控系统的发展要求分析了基于DSP的嵌入式测控系统的应用需求,并在此基础上提出了基于DSP的嵌入式测控系统结构,设计了基于DSP测控系统的硬件系统设计。  相似文献   

3.
图像识别算法的运算量大,控制复杂,对系统的性能要求很高,DSP的结构特殊和性能优良,能很好地满足系统的需要,笔者选用ADS-BF535作为图像识别模块的核心,负责图像识别算法的实现,选用高速灵活的XC2S200 FPGA作为图像采集模块的核心,负责图像的采集,完成预处理工作,从而保证了系统的实时性,系统使用模板匹配和BP网络识别这2种算法对数字0-9进行识别。研究表明:在DSP+FPGA的构架上实现的图像识别系统,结构灵活、通用性强,提高了算法的效率,充分发挥DSP和FPGA结合的优势,准确快速地实现了图像识别。  相似文献   

4.
以TI公司的数字信号处理芯片TMS320F206为核心,根据Web服务器的技术和原理,设计实现了基于Web的DSP远程测控系统.以TMS320F206为WebServer,通过Web浏览器远程监测和控制系统.经使用证明,系统稳定可靠.  相似文献   

5.
基于DSP的数字电话系统以德州仪器(TI)的DSP芯片TMS320C5402为核心,通过DSP将电话传输线上的模拟信号转换成数字信号以进行运算处理及存储,同时将数字信号转换成模拟信号以在电话传输线上进行传输,从而实现数字信号的点对点通信传输。为了提高通信质量,系统软件实现自动增益控制(AGC)、数字滤波(FIR)的信号处理算法。  相似文献   

6.
设计了一种基于DSP的信号与系统硬件实验系统,开发了基于DSP实验箱的硬件平台和PC机端实验软件,具体设计了6个实验项目。经过2轮实验教学,该实验系统对加深学生理解和掌握信号与系统的分析方法、增强学生的工程概念和理论联系实际的能力有较好的效果。  相似文献   

7.
基于DSP的转台速率控制系统设计   总被引:1,自引:1,他引:0  
以锁相环技术为基础,研究了转台速率控制系统的设计内容,利用数字信号处理芯片TMS320F2812、高速A/D和D/A芯片(AD7865和AD7836)以及FPGA技术完成了系统硬件电路设计和关键逻辑电路——指令脉冲发生器、精密移相器、鉴频鉴相器的设计,并设计了控制器,给出了软件设计流程和仿真结果.实际运行表明系统稳定可靠,满足了转台的设计性能要求.  相似文献   

8.
将TMS320C6201 DSP(Digital Signal Processor)和ACEX1K100 FPGA(Field Programmable Gate Array)相结合,设计了一种通用的基于模块的单通道实时图像处理硬件系统.首先,给出了硬件系统的整体结构图,分析了系统的工作原理;然后,给出了每一功能模块的设计过程;最后,指出了进一步研究的内容.  相似文献   

9.
视觉子系统是足球机器人比赛获取比赛场地信息的惟一通道,视觉系统快速准确地获得场上信息,是整个比赛的关键.设计了基于DSP的嵌入式足球机器人视觉系统的硬件,包括CCD摄像头、SAA7111、AL422B、TMS320VC5416及AT89C52,并详细分析了系统的时序关系.  相似文献   

10.
目前,超声波电机测控系统广泛采用NI板卡和示波器两种方式,主要用于获得超声波电机的速度与位置曲线。本文给出了一种基于DSP+LabView的超声波电机测控系统。实验证明,该系统可观测数据全面、存储方便、运行稳定可靠,有助于深入研究超声波电机的转速与位置特性。  相似文献   

11.
为了满足目前航空电子设备对429总线通信的广泛需求,设计了一种改进的ARINC429总线收发系统。首先简要介绍了ARINC429总线的特点,系统中数据信息的传输严格依据总线规范来实现,数据收发核心单元由HS-3282和HS-3182等ARINC429专用器件构成。其次,给出了基于DSP和FPGA的系统硬件设计和软件流程。整个系统以DSP为控制单元,通过对FPGA编程来实现系统的逻辑设计。实验结果表明该总线接口能够完成高速429数据通信的要求,具有可靠性好、传输准确、集成度高等优点,可广泛应用于航空电子设备通讯领域。  相似文献   

12.
介绍了一种基于现场可编程逻辑阵列和数字信号处理器协同作业的高速图像处理嵌入式系统.设计了一种新颖的数据传输结构,该结构借助于单片双口RAM(将其内部等分两部分),利用乒乓技术完成对高速实时图像数据的缓冲.整个系统中所有工作,在FPGA和DSP间分工且形成流水,比使用单片DSP建立的处理系统性能提高25%左右.该系统具有可重构性,方便其它的算法于该系统上实现.  相似文献   

13.
探讨了DSP控制的有源电力滤波器硬件设计,以DSP芯片TMS320LF2407为主要核心控制芯片,配合采样周期信号发生电路以及A/D、D/A等辅助外围电路设计了有源电力滤波器的控制系统;给出了主逆变电路的实现方案;对设计出的样机进行了实验,实验结果表明:补偿电流几乎实时跟踪谐波电流,系统的补偿速度和精度大大提高,体现了数字控制系统的优势,同时,随着采样周期的减小,补偿效果会更加明显.本文提出的以TMS320LF2407为核心的有源电力滤波器在技术上是可行的.  相似文献   

14.
基于FPGA+DSP嵌入式捷联导航系统设计   总被引:3,自引:0,他引:3  
高延滨  王跃 《应用科技》2008,35(1):65-68
介绍了一种以Altera公司Cyclone系列的EP1C12Q240I7 FPGA芯片为主控制器和TI公司高性能数字信号处理器TMS320C6722为捷联解算协处理器的双CPU结构的新型捷联导航系统,该系统充分利用了EP1C12Q240I7控制能力强、设计灵活和TMS320C6722的处理速度快、浮点数据处理能力强的特性,FPGA与DSP通讯采用双口RAM方式.系统具有采样速度快、浮点处理精度高、稳定性好等特点,可以充分满足捷联系统的要求.  相似文献   

15.
基于FPGA+DSP的高速数据采集系统设计   总被引:1,自引:0,他引:1  
介绍了1种基于FPGA和DSP的高速数据采集系统的设计和实现,其FPGA采用Altera公司ACEX 1K系列的EPIK5OTC144_3器件,DSP芯片采用TI公司TMS320系列的TMS320C6713器件.该系统将A/D采样的数据送往FPGA,经过FPGA预处理后送到DSP,最终通过USB接口送到主控台,其系统的数据采集的实时速度最高可达到100 MB/s,适用于大部分的高速数据采集场合.  相似文献   

16.
基于DSP和FPGA的异步串口UART的工作原理和软、硬件设计.采用DSP作为处理器,将UART的核心功能嵌入到PFGA内部,并利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输.使用VHDL硬件描述语言对PFGA进行编程,并在Quartus Ⅱ 7.2中完成了时序仿真,最后在Altera的CYCLONE系列FPGA上下载实现,验证了用FPGA实现串口通信的可行性.  相似文献   

17.
基于DSP Builder的格型FIR滤波器的设计与实现   总被引:1,自引:0,他引:1  
目的 研究提高格型FIR滤波器的运算速度、优化硬件资源利用率的方法.方法 研究了格型FIR滤波器结构特点,提出了一种改进的格型FIR滤波器结构.并基于FPGA芯片,利用DSPBuilder技术,将MatLab/simulink设计工具和QuanusⅡ设计工具有效的结合起来,设计了所提出的改进的格型FIR滤波器.结果 通过计算机仿真分析,改进后的格型FIR滤波器的最高工作频率和占用的LE等性能指标有了很大提高.结论 DSP Builder是进行数字信号处理的一种有效方法.所提出的改进的格型F1R滤波器能够提高格型FIR滤波器的运算速度,降低硬件资源利用率.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号