首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
基于可重用IP的SOC设计方法学的研究   总被引:1,自引:0,他引:1  
介绍了当前国际集成电路领域在进行百万门以上的芯片设计时广泛采用的基于IP核的SOC设计方法.在研究可重用IP核及其在SOC设计中应用的基础上,给出了一种SOC设计的具体流程.研究认为,要满足设计进度和设计成功率,在进行SOC设计时,遵从规范、应用科学的设计方法是成功的前提.文后对SOC设计发展趋势作了较为详细的分析.  相似文献   

2.
基于Wishbone总线结构的情景式IP核测试方案   总被引:1,自引:0,他引:1  
随着集成电路技术的发展,IP核复用成为集成电路SOC设计的主流.该文通过对广泛应用于SOC设计中的Wishbone总线体系结构和国际上常用IP核测试方法的研究,提出一种基于Wishbone总线结构的情景式IP核测试方案.通过对该方案应用于实际项目后所产生实验数据的分析,证明这种IP核测试方案能大大降低系统层测试难度,加快系统层设计速度,并能显著提高测试激励效率和可观电路结构测试覆盖率.  相似文献   

3.
一种I2C主控器IP核的设计与FPGA实现   总被引:2,自引:0,他引:2  
介绍了一种I^2C主控器件IP核的系统结构确定、模块划分、系统仿真方法及综合过程,在Xillnx公司的SpartanⅡ FPGA上实现了设计,并使用软逻辑分析仪观测I^2C核工作的过程,最后与微处理器核协同进行板级测试,证明所得到的用Verilog HDL语言编写的IP核能够用于SOC(系统芯片)的构建。  相似文献   

4.
该文介绍了一种串口的内部结构及其模块化实现,并结合具体工作方式给出了仿真结果,在文章的最后讨论了可综合的编程风格和在设计中遇到的问题及其解决方法.该文设计的串口IP已经结合其它IP做成了一个SOC系统,并成功地通过了FPGA的测试.  相似文献   

5.
随着集成电路按照摩尔定律的发展,芯片设计已经进入了系统级芯片(SOC)阶段,在这里介绍了SOC的概念,尤其介绍关键技术IP核的复用。  相似文献   

6.
王帅  俞洋  付永庆 《应用科技》2010,37(10):44-47
在对SOC测试时,SOC测试结构的核心部分是测试访问机制(TAM)和测试调度控制器.文中设计了一种新颖的基于测试总线的SOC测试调度控制器.用户通过上位机给控制器发出指令,使IP核处于不同的测试模式,提高了测试的灵活性.控制器可以通过对测试总线的配置实现多个IP核的并行测试,大大缩短测试时间.实验结果表明,该方案设计合理,可以高效地完成IP核的测试任务.  相似文献   

7.
该文设计了一种实现多级二维实数小波变换的集成电路IP核,可用于JPEG2000编码器中.采取易于硬件实现的卷积算法,详细分析了该IP核的各个模块和时序,经过EDA软件仿真和综合,并在自行设计的一块FPGA的PCI开发板上进行了验证和性能分析.  相似文献   

8.
通过IP核的重用和外围电路的VHDL设计,采用高层综合的方法设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片并经过FPGA验证获得了满意的效果。该芯片的设计对于各川嵌入式系统(ES)和片上系统(SOC)的应用具有重要意义。  相似文献   

9.
在芯片设计中采用IP(Intellectual Property)技术是IC设计发展到SoC时代的必然选择。建立IP库可以提高设计效率。在研究PCI总线规范的基础上,完成PCI总线目标控制器的功能描述和验证。从总体设计思路、各功能模块设计等角度对IP核的设计方法进行了介绍,并着重介绍了状态机的设计。结果表明,该IP核在功能和时序上符合PCI技术规范,达到了预定的目标。  相似文献   

10.
鉴于可参数化的IP核是利用当代IC工艺快速增长集成能力的关键,提出了一种新的估算参数化软IP核速度、面积和功耗性能的方法.该方法通过将性能函数分解为互不相交的变量子集,解决了因配置多样性产生的组合问题.使用该方法,只需以ASIC设计流程实现IP核选定的几种配置便可以预测其他任意配置下的IP核的性能。  相似文献   

11.
基于国际集成电路设计产业的分析,系统阐述了国际SOCIP核的发展状况,指出SOC设计将是集成电路设计企业技术创新的发展方向。提出了一些国际SOCIP核发展的对策,包括口核标准化、SOC技术平台开发及加强与Foundry的合作。  相似文献   

12.
随着半导体工艺技术的飞速发展,系统芯片SOC正逐渐成为集成电路设计中的主流发展趋势,基于IP重用的设计方法是提高SOC设计效率的有效途径。SOC设计通常采用层次化片上总线的体系结构,不同的IP集成在不同类型的总线上。为了实现SOC中集成在不同总线上的IP之间进行有效通信,可以采用设计总线桥的方法。文章提出了一种基于状态机的总线桥设计方法,设计结果通过了RTL功能验证。  相似文献   

13.
基于Spartan 3S500E实现了JPEG-LS的图像无损压缩标准IP核,首先对全局时钟进行了优化,保证编码器同步工作,进一步采用先进先出的缓冲技术设计了图像输入数据流水线,保证了编码的实时性;整体设计采用自顶向下的层次式设计方法,由VHDL和Verilog语言混合编写设计文件,最终形成了高效的IP核。与其他同类IP核相比占有更少的硬件资源。  相似文献   

14.
针对目前一些去噪算法中存在预先估计噪音的问题和缺乏实用去噪算法的IP核设计,提出了双阵元相位匹配的去噪算法并给出了数学表达式及数学证明,该算法无需知道噪声的先验知识,采用阵列的方式直接求出信号。针对该算法进行了IP核的设计,给出了组成该IP核内部模块的设计,对算法整体IP核的设计进行了详细的剖析,给出了其原理图和RTL图,在整体设计完成后,对双阵元相位匹配去噪算法IP核进行了功能仿真,证明其逻辑上的合理性,通过时序仿真证明了设计使用的正确性。  相似文献   

15.
分析了RISC系统结构、指令系统和系统时序,对精简指令集MCU IP核进行了顶层功能和结构的定义与划分,建立了一个可行有效的RISC MCUIP核模型,并且采用IP核重用技术对各个模块进行了设计描述。通过利用多种EDA工具可以对整个系统进行了仿真验证,结果表明:所设计的MCU IP核能够准确无误的执行所有指令,并且达到了PIC16C5系列MCU的性能要求。  相似文献   

16.
本文介绍了SOPC设计中用户自定义IP核的设计步骤,并在此基础上开发出频率计IP核。结果表明:开发的频率计IP核实现灵活,结构紧凑,可重用性好,充分体现了SOPC设计的优越性。  相似文献   

17.
分析研究8051系列单片机内部各模块结构以及各部分的连接关系,对8051单片机系统信号进行了描述,设计了IP核层次结构,实现了在FPGA芯片上8051单片机IP核的功能,并且进行了对键盘的监测扫描、键盘确认、按键识别等应用.  相似文献   

18.
IP(集成电路知识产权芯核)的仿真和硬件验证是IP开发中不可缺少的环节.文中基于FPGA(现场可编程门阵列)开发了一个IP仿真验证平台,并使用PCI(外部设备互连)总线来测试IP.用户只要将自已设计的IP插入所开发的仿真验证平台,就可以方便地对IP进行测试.文中还对所设计的平台进行了软件仿真,以验证其功能,并在载有Xilinx Spartan-3 600E FPGA的PCI插卡上进行上板调试.结果表明,所建立的基于FPGA的IP仿真验证平台可以对IP进行有效的仿真和验证,并具有良好的稳定性和实用价值.  相似文献   

19.
讨论了TD-SCDMA芯片中USB核的设计方法,并进行了ModelSim的验证.简述了USB的传输方式与设计思路,着重描述了USB的结构划分以及各个模块的设计思想与接口信号,并给出了ModelSim的验证方法与实验结果,说明此IP核可以作为一个独立的模块嵌入到ASIC的系统中.  相似文献   

20.
基于SOPC数据采集系统的研究   总被引:8,自引:0,他引:8  
SOPC是一种灵活、高效的片上系统设计方案,最早是由A ltera公司提出的.它的实质是SOC(Sys-tem on Chip)设计技术,与其他SOC设计技术相比,它的特点在于可编程性,也即它利用FPGA或CPLD器件的可编程性来进行SOC设计.SOPC设计的成功要求采用IP复用,以快速完成设计,得到价格低廉的硅  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号