首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 296 毫秒
1.
采用GSMC 0.13 μm CMOS工艺设计了一种适合于SOC的低压高精度带隙基准电压源.仿真结果表明.该电路可以在0.9~1.5 V电源电压下工作,输出的基准电压可以稳定在约0.708 V,温度在0~60℃之间时.温度系数不超过44 ppm/K,电源抑制比为66 dB,最大功耗小于0.5 μW.基于GSMC0.13 μmlP8M CMOS工艺几何设计规则实现了其版图.版图面积约为0.2 min×0.15 mm.  相似文献   

2.
新型结构的高性能CMOS带隙基准电压源   总被引:2,自引:0,他引:2  
运用带隙基准的原理,采用0.5 μm的CMOS(Complementary Metal-Oxide Semiconductor)工艺,设计了一个新型结构的高性能CMOS带隙基准电压源.HSPICE仿真结果表明:电源电压VDD最低可达1.9 V,在温度-30~125℃范围内,电源电压VDD在1.9~5.5 V的条件下,输出基准电压VREF=(1.225±0.001 5) V,温度系数为γTC=14.75×10-6/℃,直流电源电压抑制比(PSRR)等于50 dB.在温度为25℃且电源电压为3 V的情况下功耗不到15 μW.整个带隙基准电压源具有良好的性能.  相似文献   

3.
设计了一种具有新型曲率补偿的电流模式的带隙基准电压源电路,通过在高温时产生一路正温度系数的电流注入到输出端来补偿VBE的高阶负温度系数项实现曲率补偿,从而得到更低温度系数的输出电压.同时采用一种有效的启动电路保证电路上电后可正常启动.该设计基于SMIC 0.13 μm CMOS工艺,在1.2V电源电压下,输出基准电压为500 mV,在-30~130℃范围内温度系数的版图后仿真可达到3.1×10-6 V/℃,整个电路功耗为180 μW.  相似文献   

4.
文章设计了一种应用于D/A转换器芯片中的带隙基准电压电路,在3 V工作电压下具有极低的温度系数,输出电压低于传统带隙基准电路.该电路改进了传统带隙基准电路,减小了运放失调和电路误差,通过电阻二次分压降低了基准输出电压.在SMIC 0.35 μm CMOS工艺下,使用Hspice进行了仿真.仿真结果表明:该基准的温度系数在-40~100 ℃的范围内仅为3.6×10-6 /℃;电源电压在2.7~3.3 V之间变化时,电源抑制比为52 dB.该文设计的带隙基准电压源完全符合设计要求,是一个性能良好的基准电路.  相似文献   

5.
基于Ahujia基准电压发生器设计了低功耗、高电源抑制比CMOS基准电压发生器电路.其设计特点是采用了共源共栅电流镜,运放的输出作为驱动的同时还作为自身的偏置电路;其次是采用了带隙温度补偿技术.使用CSMC标准0.6μm双层多晶硅n-well CMOS工艺混频信号模型,利用Cadence的Spectre工具对其仿真,结果显示,当温度和电源电压变化范围为-50-150℃和4.5-5.5 V时,输出基准电压变化小于1.6 mV(6.2×10-6/℃)和0.13 mV;低频电源抑制比达到75 dB.电路在5 V电源电压下工作电流小于10 μA.该电路适用于对功耗要求低、稳定度要求高的集成温度传感器电路中.  相似文献   

6.
随着片上系统的发展,带隙基准源精度和功耗的要求也越来越高.目前的高阶温度补偿方法在工艺兼容、设计复杂度和功耗上还存在一定的局限性.本文推导了一个新颖的电流模带隙基准电路在饱和区工作时的温度特性,并结合双带隙结构在输出支路上采用电流比例相减的方式实现有效的曲率补偿,从而实现了一个新颖的双带隙结构CMOS带隙基准源.在GSMC 0.18μm工艺下,设计的CMOS带隙基准源版图面积为0.066mm~2.蒙特卡罗后仿真的结果表明,在-40~125℃温度范围内平均温度系数为14.27ppm/℃;在27℃时基准电压平均值为1.201V,标准偏差变化仅为33.813mV(2.82%);在3.3V工作电压下,静态电流平均为9.865μA,电源抑制为-37.21dB.本文设计的带隙基准源具有高精度、低功耗、结构简单的特点,是片上系统的良好选择.  相似文献   

7.
为了有效降低模拟集成电路的功耗,提高工艺兼容性,文中提出了一种全CMOS结构的低电压、低功耗基准电压源的设计方法.该方法基于工作在亚阈值区的MOS管,利用PTAT电流源与微功耗运算放大器构成负反馈系统以提高电源电压抑制比.仿真结果表明:在1.0V的电源电压下,输出基准电压为609.mV,温度系数为46×10-6/K,静态工作电流仅为1.23μA;在1.0~5.0V的电源电压变化范围内,电压灵敏度为130μV/V,低频电源电压抑制比为74.0dB.由于使用了无寄生双极型晶体管的全CMOS结构,该电路具有良好的CMOS工艺兼容性.  相似文献   

8.
通过将具有高阶温度项的MOS管亚阈值区漏电流转换为电压,并与一阶温度补偿电压进行加权叠加,实现二阶温度补偿.采用高增益的运放和负反馈回路提高电源抑制能力,设计一种低温漂高电源电压抑制比带隙基准电压源.基于0.18μm CMOS工艺,完成电路设计与仿真、版图设计与后仿真.结果表明,在1.8 V的电源电压下,电路输出电压为1.22 V;在温度变化为-40~110℃时,温度系数为3.3 ppm/℃;低频电源电压抑制比为-96 dB@100 Hz;静态电流仅为33μA.  相似文献   

9.
文章采用0.6 μm N阱CMOS工艺,设计了一种高电源抑制比、低噪声的带隙基准电压源.在传统带隙基准电路结构的基础上,采用添加新的电压支路,在环路反馈网络中直接引进噪声的理念,提高了电源抑制比.利用Cadence Spectre工具仿真,结果表明,电路工作电压范围为2.5~5.5 V,输出基准电压为1.2 V,低频时电源抑制比可达到110 dB,在-25~85 ℃范围内温漂为26×10-6/℃,在10~1.0×105 Hz带宽范围内的RMS电压噪声为43 μV,具有高电源抑制比、低输出噪声的特性.  相似文献   

10.
基于CSMC 0.5 μm CMOS工艺,采用CMOS技术,设计一种高性能的带隙基准电压源.带隙基准电压源输出电压经过电平转换电路,反馈回带隙基准电压源中的运算放大器,可以获得良好的电源特性和带负载能力.采用可修调电阻阵列,精确地控制温度系数.仿真结果表明:在5 V电源电压下,温度系数为8.28×10-6/℃,低频电源抑制比为83 dB.  相似文献   

11.
设计了一种采用前调整器的高电源抑制比的CMOS带隙基准电压源.基于CSMC 0.5 μm标准CMOS工艺,分别对有前调整器与没有前调整器的CMOS带隙基准电压源进行了设计与仿真验证.仿真结果显示,采用前调整器的带隙基准在100 Hz、1 kHz、100 kHz处分别获得了-117.3 dB、-106.2 dB、-66.2 dB的高电源抑制比,而没有采用前调整器的CMOS带隙基准在100 Hz、1 kHz、100 kHz处仅分别获得了-81.8、-80.1、-44.9 dB的电源抑制比;在-15 ~90℃范围内,采用前调整器的带隙基准的温度系数为6.39 ppm/℃;当电源电压在2.2 ~8 V变化时,采用调整器的带隙基准的输出电压变化仅9.73μV.  相似文献   

12.
低温度系数高电源抑制比带隙基准源的设计   总被引:1,自引:0,他引:1  
基于SMIC 0.18 μm CMOS工艺,设计了一种适用于数模或模数转换等模数混合电路的低温度系数、高电源抑制比的带隙基准电压源.针对传统带隙基准源工作电压的限制,设计采用电流模结构使之可工作于低电源电压,且输出基准电压可调;采用共源共栅结构(cascode)作电流源,提高电路的电源抑制比(PSRR);采用了具有高增益高输出摆幅的常见的两级运放.Cadence仿真结果表明:在1.8V电源电压下,输出基准电压约为534 mV,温度在-25~100℃范围内变化时,温度系数为4.8 ppm/℃,低频电源抑制比为-84 dB,在1.6~2.0 V电源电压变化范围内,电压调整率为0.15 mV/V.  相似文献   

13.
基准电压对模拟系统的性能与精度有着至关重要的影响.一般的曲率补偿仅能消除与温度相关的二阶项,难以满足某些电路对高精度的要求.现有的电路存在温度系数较高的问题,亟须对更高阶进行补偿.本文提出了一种新的高阶曲率补偿方法,通过利用CMOS晶体管亚阈值特性设计,成功实现了一种低温度系数电压基准电路.该方法首先利用两个不同温度系数的电流流过相同的亚阈值区CMOS晶体管,产生两个具有不同温度特性的栅源电压.然后,通过对这两个不同温度特性的栅源电压进行相减,产生对数电压,并与一阶补偿电压进行加权叠加,从而实现高阶补偿.为了提高电源抑制比(PSRR),该电路采用了高增益负反馈回路,避免了传统电压基准电路中放大器的使用,进一步地降低了功耗.本设计基于0.18 μm CMOS工艺,在Cadence软件下完成电路设计、版图设计与仿真验证.仿真结果显示,该电路正常工作电压范围为1.6~3 V,在2 V的工作电压下,基准电压输出295 mV,在-45~125 ℃范围内温度系数为1.26 ppm/℃,PSRR为51.1 dB@1 kHz,最大静态电流为8.9 μA.结果表明,该基准电压电路能够满足高精度集成电路系统的需求.  相似文献   

14.
为提高带隙基准电压源的温度特性,采用Buck电压转移单元产生的正温度系数对VBE的负温度系数进行高阶曲率补偿.同时使用共源共栅结构(Cascode)提高电源抑制比(PSRR).电路采用0.5 μm CMOS工艺实现,在5 V电源电压下,基准输出电压为996.72 mV,温度范围在-25~125 ℃时电路的温漂系数为1.514 ppm/℃;当电源电压在2.5~5.5 V变化时,电压调整率为0.4 mV/V,PSRR达到59.35 dB.  相似文献   

15.
论文在分析传统带隙基准源的基础上,设计了低电压输出的带隙基准电压源电路.采用Charter 0.35μm标准CMOS工艺,并用Mentor Graphics公司的Eldo仿真器对带隙基准电压源电路的电源特性、温度特性进行了仿真.该带隙基准电压源的温度系数为19-ppm/℃,在室温下当电源电压2.0~3.0 V时,基准电压源输出电压为(915.4±0.15)mV,功耗小于0.2-mW.  相似文献   

16.
基于CSMC的0.5μm CMOS工艺库模型,设计了一种具有良好性能的CMOS带隙基准电压源电路,并且利用Cadence公司的Spectre仿真工具对电路进行了仿真。所设计电路产生的基准电压约为1.14 V,在-40℃到100℃的温度范围内所得到的温度系数为4.6 ppm/℃,电源抑制比在低频时为-107 dB。  相似文献   

17.
提出了一种新颖的利用负反馈环路以及RC滤波器提高电源抑制比的高精密CMOS带隙基准电压源.采用上海贝岭的1.2μm BiCMOS工艺进行设计和仿真,spectre模拟表明该电路具有较高的精度和稳定性,带隙基准的输出电压为1.254V,在2.7V-5.5V电源电压范围内基准随输人电压的最大偏移为0.012mV,基准的最大静态电流约为11.27μA;当温度-40℃-120℃范围内,基准温度系数为1mV;在电源电压为3.6V时,基准的总电流约为10.6μA,功耗约为38.16μW;并且基准在低频时具有100dB以上的电源电压抑制比(PSRR),基准的输出启动时间约为39μs.  相似文献   

18.
为了实现可变参考电压的电路结构,且降低该参考电压的温度系数,采用CSMC 0.6 μm的CMOS N阱工艺模型,设计了一种新型高精度可调节CMOS带隙基准电压源电路.该电路在传统带隙基准的基础上,增加了一级运算放大器,并详细分析了合理的参数取值,可以通过调整电阻值来得到任意输出参考电压.设计结果表明,在-55℃~125℃温度范围内,该电路不仅具有良好的温度特性,对工艺也不敏感.  相似文献   

19.
本文设计了一种低电压、低功耗、高电源抑制比CMOS基准电压源。该电路基于工作在亚阈值区的MOS管,利用PTAT电流源与微功耗运算放大器构成负反馈系统以提高电源电压抑制比。SPICE仿真显示,在1V的电源电压下,输出基准电压为609mV,温度系数为72ppm/℃,静态工作电流仅为1.23μA。在1-5V的电源电压变化范围内,电压灵敏度为130μV/V,低频电源电压抑制比为74dB。该电路为全CMOS电路,不需要用到寄生PNP三极管,具有良好的CMOS工艺兼容性。  相似文献   

20.
为满足标准P阱CMOS工艺要求 ,设计了一种新的电流求和型Bandgap电压基准电路 ,实现了相对于地的稳定电压输出 ,并且能提供多电压基准输出 .电路采用 0 6μmUMCP阱CMOS工艺验证 ,HSPICE模拟结果表明 :电路输出基准电压为 80 0mV ;在 - 40~ 85℃的温度变化范围内 ,电路温度系数仅为 1 4× 1 0 -6/℃ ;电源电压为 3 5V时 ,电路功耗低 ,消耗电流仅为 1 5 μA .该电路不需改变现有工艺 ,输出灵活 ,有望在多基准电压的低功耗系统中获得较广泛的应用  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号