首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 359 毫秒
1.
基于AD9858的DDS+PLL频率合成器   总被引:2,自引:0,他引:2  
基于锁相频率合成技术(PLL)和直接数字频率合成技术(DDS)各有其优缺点,文章将两者结合,提出设计方案,并给出了主要的硬件电路设计,以产生符合预期要求的雷达信号。设计以AD9858为核心器件,输出DDS频率信号,为PLL提供参考输入信号。PLL中的鉴相器采用ADF4107,同时利用FPGA对两者进行方便的控制,可以获得较快的频率转换时间,相位噪声为-90dBc/Hz且杂散优于-70dBc的雷达信号。最终得到一个综合指标较高的系统。  相似文献   

2.
本文分析了DDS与PLL的工作原理和基本结构,提出以DDS直接激励PLL的频率合成方法,给出了DDS模块、PLL模块和控制单元模块的硬件选择和具体电路设计方法。通过在EDA软件环境下进行设计及仿真,最终利用EPM570T100C、AD9910、ADF4113和ROS-1250W等芯片完成了跳频信号源硬件电路设计。经测试分析,DDS+PLL的频率合成器可输出840~960MHz、频率分辨力小于1Hz的频率信号,适用于高速跳频通信系统。  相似文献   

3.
基于正交上变步调制原理,针对DDS(真接数字频率合成)激励PLL(锁相环)频率合成器的某些不足提出了一种频率信号生成的新方法,该方法在微波频段保持了DDS的所有特性,不仅克服了由于DDS激励PLL频率合成器所产生的DDS性能弱化及相位噪声增大的缺点,也抑制了在混频器中上变频所带来的双边带中的无用边带。同时因使用AD8346正交调制芯片与AD9854 DDS芯片,使得设计变得经济、简单易行。  相似文献   

4.
介绍了直接数字合成(DDS)与锁相环路(PLL)的基本原理及利用DDS与PLL相结合的方法设计的频率合成源,并给出了该频率合成源的实例和达到的性能指标。  相似文献   

5.
将DDS和PLL技术在频率合成方面的优缺点相结合,设计实现了低杂散、快变频、可数字扩频的频率合成器,其测试结果及频谱图均优于传统的PLL频率合成器或单纯的DDS频率合成器.  相似文献   

6.
本文设计的信号源应用于的穿墙雷达系统中。介绍了DDS+PLL信号发生原理,分析并采用DDS激励PLL方法完成系统设计。使用了直接数字频率合成器AD9898锁相环频率合成器与AD4113等高集成度芯片设计重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计,实现了频带为1~2GHz的步进频率信号源。  相似文献   

7.
胡煜 《科技信息》2007,(27):71-71
信号源是电子技术中重要的基本仪器,现代通信技术不断的发展,对信号源的输出波形种类、频率范围、分辨率、精确度、频谱纯度等提出了近乎苛刻的要求。传统的PLL频率合成信号源对此已无能为力。DDS采用全数字技术,具有PLL合成无可比拟的优越性能。本文介绍一种采用AD9852专用DDS芯片设计的一种高精密信号源。  相似文献   

8.
为了实现幅值和频率在一定范围连续可调,频率步进达到1Hz以下信号发生器的设计.采用直接数字频率合成技术(DDS),介绍根据直接数字频率合成技术组成及原理,给出了基于可编程逻辑器件FPGA及相应EDA软件QuartusⅡ实现DDS的具体设计方案及编程实现方法.通过改变设计参数可以调节所产生波形频率和幅度;通过改变ROM查找表中波形数据可以产生任意波形.利用FPGA器件设计DDS,大大简化了电路设计过程,缩短了调试时间,并为修改、添加DDS的功能提供了方便.  相似文献   

9.
介绍几种常见的频率合成方案,着重分析PLL频率合成及DDS频率合成的工作原理,分别介绍了两种频率合成集成电路的应用并进行了对比。  相似文献   

10.
本文设计了一种多环锁相频率合成器。多环锁相环路有直接数字频率合成(DDs)环路和锁相频率合成环路(PLL)组成。充分利用两个不同环路的优点.既保证了高的输出频率,又得到了较高的频率分辨率。  相似文献   

11.
于航  张林波 《应用科技》2011,(10):64-67
针对现代雷达系统以及一些精密测量仪器所需要的超宽带、微小步进、低相位噪声本振源的问题,提出了一种采用钇铁石榴石振荡器为主的锁相环内插直接数字频率合成器方案.实现了S波段2~4 GHz频率范围内微小步进频率源的研究与设计.实验表明:采用钇铁石榴石振荡器频率综合器的相位噪声与动态范围都优于采用一般压控振荡器的频率综合器.  相似文献   

12.
对DDS基本原理进行了简要介绍,利用信号分析的方法对DDS理想输出进行频谱分析.研究了一种基于DDS用电子开关和倍频器链构成的新型频率合成器设计方案,较以前的研究改善了DDS频率上限与杂散抑制,取得了较好的实验数据并给出了采用该方案的具体实验结果.  相似文献   

13.
提出了数字调频激励器的总体框架,研究了立体声信号合成和频率调制的数字实现方案. 结合理论分析和算法的仿真,完成基于FPGA+DDS结构的硬件平台设计. 使用调制分析仪和立体声解码器,分析解调后信号的性能指标. 测试结果表明,与传统的模拟实现方案相比,数字调频激励器中的信号合成方法结构简单,误差小,各项指标可以满足同步广播系统频率、相位和调制度相同的要求.  相似文献   

14.
李萍  王裕如  潘亮 《科技信息》2009,(35):27-28
本设计利用FPGA芯片实现直接频率合成器(简称DDS)系统电路的核心部分,采用VHDL硬件描述语言完成对DDS核心电路中各个模块的设计,并设计了与DDS系统相对应的外围硬件电路。这样设计的合成器能够利用8MHz的参考时钟信号合成出频率在O~500KHz的正弦波和余弦波。由于FPGA芯片具有现场可编程的特性,所设计的DDS能够根据不同的要求进行灵活改进,同时具有高集成度、运算速度快、低功耗的特点。  相似文献   

15.
钟文峰  胡永忠 《科技信息》2010,(23):111-112
本文介绍了直接数字频率合成器(DDS)的原理,并通过现场可编程门阵列FPGA以查找表的方式予以实现24位DDS的方案。相对于传统的专用的数字频率合成器芯片,用高性能的FPGA器件设计符合自己需要的数字频率合成电路具有方便的控制方式和快速的置频速率等等诸多优点。  相似文献   

16.
陈瑞龙  于航 《应用科技》2011,(10):60-63
直接数字频率合成器作为一种全数字器件,应用起来十分方便,但其输出的频率上限较低,使它在应用上受到了一定的限制.对直接数字频率合成器进行研究分析基础上,扩展其频率输出上限,具有十分重要的意义.介绍了直接数字频率合成器的基本原理,分析了理想情况下它的输出频谱,提出一种利用直接数字频率合成器镜像频率来提高输出频率上限的方法,并通过理论分析及仿真实验来给予验证.实验结果证明,通过加入带通滤波器和放大器可以提取出稳定的镜像频率进而利用.  相似文献   

17.
针对基于锁相环技术的雷达射频前端无法快速变频,以及传统雷达采用多次倍频、混频带来较大杂散的问题,提出一种将直接数字频率合成(direct digital synthesizer, DDS)技术、上变频技术和倍频技术相结合的射频收发前端设计方案。该设计方案中DDS具有输出信号灵活、变频快速等特点,使输出的雷达信号具有高稳定性和高准确度;同时该设计采用零中频接收机方案,降低设计的复杂度并减少镜像频率的干扰。对系统方案进行了对比分析,得到了较优设计方案,并根据设计方案完成芯片选型;利用ADS2012仿真软件进行了链路仿真并参考芯片数据手册完成原理图绘制和印制电路板(printed circuit board, PCB)布局布线;完成了元器件焊接和硬件测试。实测结果显示,此设计方案基本满足X波段调频连续波(frequency modulated continuous wave, FMCW)导航雷达射频前端的设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号