首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 126 毫秒
1.
张林 《科技资讯》2013,(16):4-5
基于Simulink的小数分频频率合成器的设计模型可以解决通常整数锁相频率合成器存在着的高频率分辨力与快速转换频率之间的矛盾,本文主研究小数分频频率合成器原理及设计模型,并对模型进行了Simulink仿真分析。  相似文献   

2.
李涛  孙学宏  张成 《科技信息》2009,(31):I0029-I0031
简单介绍了频率合成技术,利用Σ-Δ技术对分数频率合成器进行了研究和设计。该频率合成器主要的子单元电路包括Σ-Δ调制器、压控振荡器和环路滤波器。最后利用ADS软件对所设计的频率合成器进行了性能仿真,结果表明,本文设计的频率合成器可以满足88MHz~132MHz动态范围的高精度、高稳定度的时钟信号输出,并且通过算法能够实现88MHz~132MHz动态范围时钟信号的灵活切换。  相似文献   

3.
为了解决传统单频连续波只能测量车辆速度,不能测量车辆的距离的问题,给出了一种测速测距的频率合成器的设计方法。针对传统的调制连续波进行分析,采用小数N锁相器ADF4159设计了扫频频率合成器,输出频率范围为24GHz~24.2GHz的宽带频率信号。重点介绍元器件的选择和锁相电路的设计,并用ADIsim PLL软件进行频率合成器的优化。仿真结果验证了电路的可行性。  相似文献   

4.
本文介绍了一种宽频带、捷变频、低相位噪声、低杂散的频率合成器,并对主要指标的进行了分析,实际设计的频率合成器达到了预期目标。在设计中,采用了微波电路计算机辅助设计(CAD)软件对部分电路进行了设计、优化和仿真,提高了设计效率和产品可靠性。  相似文献   

5.
基于Simulink的小数-N分频锁相频率合成器设计与仿真   总被引:1,自引:0,他引:1  
提出了整数锁相频率合成器中存在的问题,结合实例介绍了小数-N分频的基本原理和对应的锁相频率合成器的有效实现方法.通过应用Simulink设计了电路模型,并进行仿真实验. 结果表明了这种实现方法的可行性和有效性.  相似文献   

6.
CMOS锁相环频率合成器系统设计   总被引:2,自引:0,他引:2  
在归纳总结现代集成电路Top-Down的设计流程的基础上,从系统的角度出发,提出电荷泵锁相环频率合成器系统参数的设计方法。并应用Matlab和Verilog-A对锁相环频率合成器系统进行建模和仿真。结果表明,系统参数满足设计要求,为晶体管级设计和物理版图设计提供坚实的基础。  相似文献   

7.
介绍了锁相环工作原理及在Multisim10仿真平台中构建锁相环仿真模型的方法,实现了锁相式频率合成器的仿真,给出了不同电路参数下的仿真结果,较好地解决了频率合成器的电路设计与优化。  相似文献   

8.
利用大气波导实现雷达超视距探测已成为扩大雷达探测范围的有效手段。要实现雷达超视距探测,首要问题是需要利用高精度的大气波导测试仪对大气波导的特征信息进行测量。针对大气波导测试仪对高精度频率合成器的要求,首先,结合现有的射频集成模块,通过选取合适鉴相器和压控振荡器,并根据设计要求对其内部参数进行合理设置,使之满足要求;其次,对决定锁相频率合成器整体性能主要因素的环路滤波器进行优化设计。通过仿真软件ADS对设计出的电路进行仿真与优化,最终得到了符合设计要求的5.5 GHz锁相频率合成器。  相似文献   

9.
文章介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片TC9181的工作特性,给出了基于集成锁相环芯片TC9181的“吞除脉冲”式串行数字锁相频率合成器设计方法,为高频频率合成器的设计提供了一个较好的思路。  相似文献   

10.
设计了用于无绳电话的45/48 MHz接收机锁相环频率合成器.电路采用0.35 μm CMOS工艺,整数分频方式,外接LC谐振回路来调节环路工作在34 MHz、37 MHz两个频段,每个频段包括20个信道,间隔25 k为一个信道.本文用SMIC 0.35μm CMOS工艺参数对所设计的频率合成器进行了仿真,仿真结果表明:在电荷泵充放电电流为1 mA时,整体电路工作电流小于2.5 mA,spur小于-60 dBc,锁定时间小于3 ms.  相似文献   

11.
一种X波段宽带快速跳频频率源   总被引:2,自引:1,他引:1  
针对快速跳频和低杂散的要求,提出一体化频率源设计方法,综合考虑了高速鉴频鉴相、大环路带宽设计和系统级直接数字合成(DDS)频率规划.利用这种设计方法,采用DDS激励快速锁相环(FL-PLL)结构,成功设计并实现了一种宽带快速跳频X波段频率源.实测结果表明,其输出频带为10.5~11.5 GHz;在极端1 GHz频率跳变条件下,正向跳频时间为0.42μs,负向跳频时间为0.30μs;无失真动态范围为—61.3 dBc;相位噪声为—100dBc/Hz@1kHz;最小跳频间隔为12 Hz.  相似文献   

12.
本文介绍一种1kHz 分辨率的频率合成器,该合成器可用于跳频电台,本合成器采用了数字鉴频鉴相器和吞脉冲技术,实现了在整个调频波段1kHz 分辨率的单环锁定.在此基础上提出了3种具体减少换频时间的措施,尤以独到的改变鉴相频率的方法,在不增加任何电路配制的情况下,大大缩短了换频时间.  相似文献   

13.
根据频率合成技术,介绍一种宽频带数控频率合成器,对集成锁相环MC145152、双模分频器CE71C进行讨论,并研究对该频率合成器的仿真分析结果。  相似文献   

14.
介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.  相似文献   

15.
频率合成器对现代雷达性能有着重要的影响,文章介绍了一种S波段数字锁相频率合成器的实现,该合成器采用了主辅环双环锁相设计,降低了环路等效分频系数,有效解决了合成器相位噪声、频谱纯度、宽频带和微型化等综合性问题,成本低廉,综合性能优良;文章对主、辅环路相位噪声进行了分析、计算;最后给出了研究结果.该合成器已应用于现代多普勒雷达系统.  相似文献   

16.
锁相式频率合成器采用取样式或开关式鉴相器,会有重复频率的脉冲漏泄,导致寄生频的产生,频率合成器频谱纯度下降,本方法是将环路滤波器加以改进,并在文中进行讨论,实验证明,该措施对提高边频抑制能力,改善频谱纯度十分有效。  相似文献   

17.
介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片MC145156-2的工作特性,并给出了集成锁相环芯片MC145156-2的一个应用实例.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10~(-7).  相似文献   

18.
频率合成器中延时线鉴频技术研究   总被引:3,自引:1,他引:3       下载免费PDF全文
详细讨论了具有延时鉴频器反馈网络的低相噪频率合成器的设计技术,对延时鉴频器的传递函数和环路相噪进行了深入地分析。延时鉴频技术运用于单环频率合成器实现了15dB以上的相噪改善,并且没有太大地改变VCO调谐特性。  相似文献   

19.
讨论了数字电视调谐器本振相位噪声,在分析直接数字频率合成器(DDS)的原理及特点的基础上,提出了一种DDS与锁相环(PLL)混合电路用于调谐器本振的方法,应用该方法可使其在所用频率点上无相位截断噪声,从而使调谐器本振的相位噪声大大改善,实验证明,该方法是有效的。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号