共查询到19条相似文献,搜索用时 109 毫秒
1.
在现代电子系统中,FIR数字滤波器以其良好的线性特性被广泛使用,属于数字信号处理的基本模块之一。在工程实践中,往往要求对信号处理要有实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这两方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现FIR滤波器。既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采用FPGA器件来实现FIR滤波器。 相似文献
2.
基于FPGA的FIR滤波器设计 总被引:4,自引:0,他引:4
在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSP Builder,给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Builder建立了实现模型,最后,给出了仿真波形、硬件验证方法和实际测量结果。 相似文献
3.
4.
提出了基于分布式算法的FIR数字滤波器的实现方法。给出了在FPGA中采用查找表实现算法的系统结构,并在QuartusⅡ环境下完成仿真与综合,验证了该算法的正确性和高效性。 相似文献
5.
基于FPGA并行分布式算法的FIR滤波器的实现 总被引:3,自引:0,他引:3
采用FPGA实现FIR数字滤波器硬件电路的方案,基于只读存储器ROM查找表的并行分布式算法,设计文件采用Verilog HDL语言进行描述.该设计方案在MAX PlusⅡ上进行了实验仿真和时序分析.结果表明:它克服已有软件和硬件难以达到的对信号处理缺陷,既具有实时性,又兼顾了一定的灵活性,完全可以达到实际应用的要求.另外,对优化硬件资源利用率、提高运算速度等工程实际问题也进行了探讨. 相似文献
6.
基于FPGA的高速、高阶FIR滤波器设计 总被引:2,自引:0,他引:2
李文刚 《四川理工学院学报(自然科学版)》2005,18(1):38-41
基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。 相似文献
7.
基于分布式算法FIR滤波器的FPGA设计 总被引:1,自引:0,他引:1
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。 相似文献
8.
基于窗函数的FIR滤波器的设计 总被引:2,自引:1,他引:2
何小河 《四川理工学院学报(自然科学版)》2008,21(3)
文章主要阐述了FIR算法的基本原理,推导了其中所有的重要公式,并且对几种窗函数做了比较,阐明了加窗函数对结果的影响。在这里还给出了实现FIR算法的结构图.介绍了几种常用滤波窗函数的特点,给出了包络图和幅度响应图。在分析了各种滤波之后,我们决定选用海明窗,并且给出了滤波效果图形. 相似文献
9.
基于FPGA的16阶FIR滤波器的设计 总被引:2,自引:0,他引:2
研究了一种16阶FIR滤波器的FPGA设计方法,底层采用VHDL语言描述设计文件,顶层使用底层产生的模块连接组成FIR滤波器,并在MAX plusⅡ上进行了实验仿真和时序分析。对如何优化硬件资源利用率、提高运算速度等工程实际问题进行了探讨 相似文献
10.
基于分布式算法和查找表的FIR滤波器的优化设计 总被引:1,自引:0,他引:1
根据FIR滤波器的线性特性,利用分布式算法和ROM查找表对FIR滤波器进行优化设计和仿真.其结果表明提高了运算速度,缩小了硬件规模,体现了设计的优越性. 相似文献
11.
本文提出一种基于Altera的DSP Builder工具箱的数字滤波器新型设计方法,并通过16位FIR滤波器设计实例,说明这种方法在简化设计难度、提高设计速度和灵活性等方面的优势和应用价值. 相似文献
12.
本文介绍了基于FPGA的直流伺服系统的设计。主要包括硬件电路组成、软件流程。FPGA的高速性与硬件支持是理想的设计数字伺服系统器件。利用Altera公司的DSP Builder可以方便快捷的在MATLAB中对部分功能进行仿真,测试其可行性,再生成FPGA的硬件描述语言,大大简化了设计流程与难度。 相似文献
13.
以对激光陀螺的滤波为应用背景,利用FPGA内部RAM、ROM和乘法器IP核为核心,经过可靠的同步时序设计和稳定的逻辑控制设计,在低成本的情况下很好地实现了一种高阶滤波器的设计;并且具有良好的可移植性。使用该滤波器,极大地降低了系统成本和复杂度,可以使设计人员轻松地完成对激光陀螺的高阶滤波,而不需要提高系统硬件成本。 相似文献
14.
《陕西理工学院学报(自然科学版)》2013,(2):34-38
在比较FIR数字滤波器主要实现方法的基础上,提出了一种基于Altera DSPBuilder的高效设计方法。按照DSP Builder的设计流程,借助Simulink库和DSP Builder工具箱的图形模块,设计了一个8阶FIR低通滤波器模型,并完成了模型的仿真与验证。仿真实验结果表明:该方法简单易行,操作方便,极大地缩短了滤波器的开发周期,设计的FIR低通滤波器达到了系统的技术指标。该方法可以较好地应用于数字信号处理算法的实现。 相似文献
15.
介绍了采用加法器树和线性相位结构在FPFA上实现FIR数字滤波器的方法,并通过Verilog HDL用Quartus II进行了仿真.相对于采用传统的移位相加乘法器和直接型结构的FIR滤波器设计,这种实现方式在性能上有明显的优势,使执行效率得到了较大提高.尤其在滤波器的阶数较大的情况下,优势会更明显. 相似文献
16.
归一化LMS(NLMS)算法是一种变步长的LMS算法,比LMS算法具有更快的收敛速度.采用Altera 公司的仿真软件DSP Builder和QUARTUSII7.2,进行归一化LMS算法的自适应滤波器的现场可编程门阵列(FPGA)设计. 相似文献
17.
FIR数字滤波器的FPGA实现 总被引:1,自引:0,他引:1
介绍了数字滤波器FIR的原理、应用领域及设计思想,比较了各种实现FIR滤波器方法的优缺点,说明了利用Matlab、 DSPBuilder、QuartusII 等软件以FPGA实现16阶低通FIR滤波器的步骤及方法. 相似文献
18.
针对数字滤波的信号处理特点 ,将截短的滤波器冲击响应波形进行二维分解 ,得到滤波器的多相结构。通过对多相结构的分析 ,给出了一种较为精简实用的基于滤波器系数查询表模式的FPGA实现结构 ,该结构具有实现简单、占用资源少等特点。仿真结果表明 ,该结构完全可以达到实际应用的要求。 相似文献
19.
基于DSP和FPGA的异步串口UART的工作原理和软、硬件设计.采用DSP作为处理器,将UART的核心功能嵌入到PFGA内部,并利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输.使用VHDL硬件描述语言对PFGA进行编程,并在Quartus Ⅱ 7.2中完成了时序仿真,最后在Altera的CYCLONE系列FPGA上下载实现,验证了用FPGA实现串口通信的可行性. 相似文献