首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
基于吉尔伯特型的CMOS射频混频器的设计   总被引:1,自引:0,他引:1  
采用多晶电阻作为输出负载、开关对的源极注入电流、共源节点串联电感、驱动级的源简并阻抗方法,提出了一种新型的双通道正交混频器,并采用Candence完成了电路设计.仿真结果表明:在电源电压为1.8V,本振信号输入功率为3 dBm的时,混频器在1 MHz中频处的单边带噪声系数为7.47 dB,在100 kHz中频处为9.35 dB,在10 kHz中频处为16.39 dB;变频增益降为8.46 dB.提高了线性度,且其三阶交调点为8.42 dBm.  相似文献   

2.
本文设计了一种小型化宽带功分器,其电路内部采用了层间垂直互联的方式实现射频信号的垂直传输,在保证各项电性能指标的前提下大大减小了电路尺寸,文中给出了仿真电路模型、结果以及电路实测结果。  相似文献   

3.
生物电阻抗测量因其低廉的成本,丰富的信息获得了诸多研究者的关注。在生物电阻抗测量中,信号激励模块有着非常重要的作用。文中采用Xilinx FPGA连同高速DAC搭建了高速通用型生物电阻抗信号发生模块,同时使用LabView系统进行了用户软件开发。  相似文献   

4.
介绍一种用于计算,设计宽带波导电光调制器的新方法,用该方法对波导电光调制器进行数值计算,得到了电光调制器电极产生的电场分布,器件的特征阻抗,并优化设计出带宽可达8.1GHz.cm和特征阻抗为50Σ的宽带波导电光调制器。  相似文献   

5.
系统由前级放大模块、后级放大模块、滤波模块组成。采用可控增益放大器AD603和宽带低噪声运放OPA690级联,很好地实现了0~60,d B增益可调的要求。电路整体设计利用可调电位器控制两级级联压控,可变增益放大器完成对放大器增益的调节,又通过滤波电路实现了选频。系统还采用自动直流偏移调零模块,最大限度地减小了整个放大器的偏移,使用了各种抗干扰措施以减少噪声并抑制高频自激。该放大器电路结构简单、性能稳定、功能完善,基本达到了各种设计指标的要求。  相似文献   

6.
蓝良生  赵翔 《科技信息》2014,(2):229-230
随着微电子技术的发展,小信号的处理在通信和信息处理领域运用越来越广泛,宽带运算放大器广泛应用于A/D转换器、D/A转换器,有源滤波仪、波形发生器、广播、电视、通信、雷达等的接收机等电路中,而对小信号的宽带增益可控和频带内增益起伏控制是当前的一个难题。以两级可控增益放大器AD603为核心,电流反馈型运放THS3091配合,实现了增益可调和频带内增益起伏控制的宽带直流放大器。系统主要由四个模块构成:前置放大电路、可控增益放大电路、后级功率放大电路、频带内增益起伏控制比较电路。  相似文献   

7.
针对无线通信设备对MIMO天线多频段,结构简单和高隔离度的要求,研究提出了一款用于5G手机的新型双频宽带八单元多输入多输出(MIMO)天线;天线基板采用FR4材质,整体尺寸为150 mm×75 mm×0.4 mm;天线“U”型辐射单元加载在基板的一面,尺寸仅为10 mm×3.6 mm,每个单元被馈源分为两个部分,分别产生3.5 GHz和4.9 GHz两种谐振模式;同时,在金属板的一面,通过刻蚀矩形槽的方式,改变电流有效路径和阻断单元间的电流传输,以增加工作频带带宽和减弱单元间的耦合程度;仿真和实测结果表明:当S11小于-6 dB时可以覆盖3.3~3.6 GHz和4.8~5.1 GHz,天线单元间隔离度优于13.6 dB,辐射效率达到67%以上。与传统天线相比,天线在结构,带宽,隔离度等方面具有优势,具有良好的应用前景。  相似文献   

8.
本文介绍了利用克拉拨电路扩展为宽带电调振荡器的设计考虑与实验结果。该振荡器已用作卫星直播电视接收机的第二本振源。  相似文献   

9.
为了解决传感器的数字化,提出了一种新的数字加速度传感器。它是由两个环形振荡器和一个混频器组成的频率输出型加速度传感器,其敏感元件是做在硅梁上的MOS环形振荡器。该传感器具有准数字输出、灵敏度高、温度系数低以及制作工艺简单等特点,其灵敏度可达到6.91kHz/g。分析了环形振荡器的频率特性,以及环形振荡器谐振频率和加速度的关系,设计并分析了加速度传感器的电路及物理结构,最后给出了试验结果。这种加速度传感器在军事和民用领域有广阔的应用前景。  相似文献   

10.
设计了一个用于6.2~9.4 GHz超宽带中国国家标准的接收机射频前端.通过采用共栅输入、电容交叉耦合的低噪声放大器和正交跨导级合并的折叠型混频器,实现了对UWB小信号的放大和下变频.设计方案采用TSMC 0.13μm 1P8M RF CMOS工艺流片验证并进行测试.测试结果表明,输入匹配在6.2~9.4 GHz频段内...  相似文献   

11.
给出一种基于DSP的数字调制器实验模块设计,包括DSP实现直接数字频率合成(DSP)系统,在DSP基础上实现8种数字调制方法。实测结果表明,该实验模块达到预期目标,非常适合学生用于DSP、DDS和数字调制原理的学习和进一步开发。  相似文献   

12.
在TSMC 65nm工艺下设计了一个调谐范围为3~5GHz、用于全数字锁相环的宽带数控LC振荡器.该振荡器的电容阵列分成粗调、中调和细调三个阵列,其中粗调为MIM开关电容,中调和细调采用数控人造介质(DiCAD)实现.测试结果表明:当中心频率为3GHz和5GHz时,频偏1MHz处相位噪声分别为-123dBc/Hz和-116dBc/Hz,功耗分别为12mA和5mA.  相似文献   

13.
镜像抑制混频器能有效地减少镜像干扰,抑制镜像频率,被广泛的应用在微波产品中。主要设计了S波段镜像抑制混频电路,首先阐述了平衡混频器、镜像抑制混频器的工作原理,然后利用ADS进行设计和仿真。该混频器的射频输入信号3 600 MHz,本振输入信号为3 800 MHz,中频输出信号为200 MHz。为了减少射频和本振信号的泄露,利用λ/4开路线对信号进行回收,既减小了变频损耗,也增大了端口隔离度。最终变频损耗小于4.2 d B,隔离度大于30 d B,镜像抑制度基本都大于20 d B,由仿真结果验证出该设计是可行的。  相似文献   

14.
无线通信对射频接收机的低功率、低成本、小型化要求较高。本文提出了基于 IEEE 802.16协议的低电压接收前端系统和模块的设计方案,给出了三级级联的低噪声放大器和双正交下变频混频器的设计电路。仿真结果显示该放大器在增益、噪声、线性度等指标上均达到要求,双正交下变频混频器镜像抑制度达52 dB以上,对低噪声放大器和混频器级联电路的仿真结果表明,该级联电路能够达到接收机RF前端电路的设计要求。  相似文献   

15.
设计了宽带通用调制器结构,分析了该调制器硬件实现的关键技术,给出了基带脉冲成形数字滤波器、多速率插值的CIC滤波器及时钟信号产生的具体实现方法. 利用矢量信号分析仪对调制器进行了测试. 测试结果表明,该调制器可产生速率为0.5~50.0MS/s的通用数字调制信号,矢量幅度误差和频谱满足通信标准的要求.  相似文献   

16.
基于小信号模型的微波介质谐振器的设计   总被引:1,自引:1,他引:1  
通过对介质谐振器的分析,提出了利用软件对小信号状态下介质谐振器振荡器的设计方法。实验结果表明,介质谐振器振荡器(DRO)具有频率稳定度高、易调谐、功耗低等优点,可用于移动通信、微波通信、智能天线等系统中。  相似文献   

17.
基于Σ-Δ调制技术的信号发生器设计   总被引:1,自引:0,他引:1  
提出了一种新的采用ΣΔ调制和无损离散积分振荡器来产生片内模拟信号的方法.研究了电路的实现原理和噪声传递函数零点优化设计方法,运用无乘法器的梯型滤波器结构和ΣΔ调制技术避免了多位高精度乘法运算和多位D/A数模转换器硬件成本高的缺点.除一个比较器外,整个电路全部由标准CMOS工艺来实现集成,硬件成本非常低,非常适用基于可测性混合集成电路的设计.通过一个6阶实例和仿真的结果表示:6阶的信号发生器具有120 dB衰减的动态带宽.  相似文献   

18.
提出了一种新的采用∑-△调制和无损离散积分振荡器来产生片内模拟信号的方法.研究了电路的实现原理和噪声传递函数零点优化设计方法,运用无乘法器的梯型滤波器结构和∑-△调制技术避免了多位高精度乘法运算和多位D/A数模转换器硬件成本高的缺点.除一个比较器外,整个电路全部由标准CMOS工艺来实现集成,硬件成本非常低,非常适用基于可测性混合集成电路的设计.通过一个6阶实例和仿真的结果表示:6阶的信号发生器具有120 dB衰减的动态带宽.  相似文献   

19.
基于TSMC 0.18 μm工艺实现了一款适用于射频收发机的全集成小数分频频率合成器. 设计中采用了三阶MASH结构Σ-Δ调制器以消除小数杂散,为节省芯片面积使用了环形振荡器,同时在电路设计中充分考虑了各种非理想因素以提高频谱纯净度和降低芯片功耗. 仿真结果表明,该频率合成器可以在900 MHz~1.4 GHz的频率范围内产生间隔为25 kHz的输出信号. 在1.2 GHz输出时,偏离载波频率1 MHz处的相位噪声可以达到-106 dBc/Hz, 锁定时间小于10 μs.   相似文献   

20.
本文对传统正交压控振荡器(QVCO)耦合方式进行了改进,提出了在耦合管的源端引入相移网络的方法,从而改善了QVCO电路的相位噪声性能以及减小输出相位失配,并依此设计了一个低相位噪声,输出相位关系稳定的宽带正交压控振荡器.QVCO电路采用TSMC 0.13 μm CMOS工艺进行设计,输出频率范围为3.4~5.48 GHz,即调谐范围达46.8%.测试表明,输出频率4.2 GHz时在频偏1 MHz处,相位噪声为-120 dBc/Hz.在整个输出频率范围内电路FOM值介于179.5~185.2 dB,电路功耗为7.68~18mW.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号