首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于Veristand的硬件在环测试系统设计
引用本文:戎 辉,张明路,张小俊.基于Veristand的硬件在环测试系统设计[J].科学技术与工程,2016,16(8).
作者姓名:戎 辉  张明路  张小俊
作者单位:河北工业大学 机械工程学院,中国汽车技术研究中心,河北工业大学 机械工程学院,河北工业大学 机械工程学院
基金项目:河北省自然科学基金资助项目(E2014202154)
摘    要:目前汽车测试的应用越来越广泛,电子控制的系统设计也更加复杂,导致汽车电控单元的开发周期持续增长。硬件在环技术用于控制器开发的V模式中,能够有效缩短开发周期,提出一种基于Veristand的硬件在环测试系统。首先对电子控制单元(ECU)硬件在环技术的基本原理进行阐述;然后具体描述硬件在环的Veristand系统流程和模型构建的方法;最后开展关于ECU硬件在环的发动机台架测试,证明了所提方案的可行性。

关 键 词:汽车电子  系统测试  开发周期  硬件在环
收稿时间:2015/12/22 0:00:00
修稿时间:2015/12/22 0:00:00

Hardware in the loop test system based on Verisatnd
RONG Hui,ZHANG Ming-lu and ZHANG Xiao-jun.Hardware in the loop test system based on Verisatnd[J].Science Technology and Engineering,2016,16(8).
Authors:RONG Hui  ZHANG Ming-lu and ZHANG Xiao-jun
Institution:School of Mechanical Engineering,Hebei University of Technology,School of Mechanical Engineering,Hebei University of Technology
Abstract:
Keywords:Automotive electronics  System testing  The development cycle  Hardware in the loop
本文献已被 CNKI 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号