首页 | 本学科首页   官方微博 | 高级检索  
     检索      

16位超前进位加法器的设计
引用本文:谢莹,陈琳.16位超前进位加法器的设计[J].合肥工业大学学报(自然科学版),2004,27(4):450-454.
作者姓名:谢莹  陈琳
作者单位:安庆师范学院,教育技术系,安徽,安庆,246011
摘    要:电子计算机是由具有各种逻辑功能的逻辑部件组成的,加法器就属于其中的组合逻辑电路。如果对传统的加法器电路进行改进,在超前进位链的基础上,用一种新的超前进位链树的设计方法不仅可以克服串行进位加法器速度低的缺点,也可以解决单纯的超前进位加法器带负载能力不足等问题,从而在实际电路中使加法器的运算速度达到最优。根据这种理论,可以推导得到最优的任意位加法器。

关 键 词:半加器  全加器  超前进位加法器  4位超前进位加法器  16位超前进位加法器
文章编号:1003-5060(2004)04-0450-05
修稿时间:2003年3月28日

Design of 16-bit carry look-ahead adder
XIE Ying,CHEN Lin.Design of 16-bit carry look-ahead adder[J].Journal of Hefei University of Technology(Natural Science),2004,27(4):450-454.
Authors:XIE Ying  CHEN Lin
Abstract:A computer is comprised of some logic parts which have serial logic functions,and the adder is one of the combine logic circuits. In order to improve the traditional adder circuit,based on the carry look-ahead technology, a new design of carry look-ahead chain is presented so that the low speed of serial adders and the less carry capacity of the pure carry look-ahead adder can be overcome. Thus the optimum compute speed can be achieved in the real circuit. Based on the presented idea, the excellent random bit adder can be deduced.
Keywords:half adder  full adder  carry look-ahead adder  4-bit carry look-ahead adder  16-bit carry look-ahead adder
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号