首页 | 本学科首页   官方微博 | 高级检索  
     检索      

CRC编码算法研究与实现
引用本文:李宥谋,房鼎益.CRC编码算法研究与实现[J].西北大学学报,2006,36(6):895-898.
作者姓名:李宥谋  房鼎益
作者单位:西安邮电学院专用集成电路设计中心 陕西西安710061(李宥谋),西北大学信息科学与技术学院 陕西西安710061(房鼎益)
基金项目:国家863基金资助项目(2003AA1Z1190),陕西省科研发展基金资助项目(2004K05-G4)
摘    要:目的研究CRC编码中模2除法运算的规则,解决CRC编解码过程中的延时问题。方法对CRC编码中模2除法进行变换,得出一种无延时、简单、实用的编码算法。结果采用Verilog语言设计一个经过验证的16位无延时的CRC-16软核。结论该软核可直接应用到具有CRC-16校验电路的收发器中。

关 键 词:CRC码  CRC-16  Verilog  HDL语言
文章编号:1000-274X(2006)06-0895-04
收稿时间:10 11 2005 12:00AM
修稿时间:2005年10月11

Research and implementation of a new CRC coding algorithm
LI You-mou,FANG Ding-yi.Research and implementation of a new CRC coding algorithm[J].Journal of Northwest University(Natural Science Edition),2006,36(6):895-898.
Authors:LI You-mou  FANG Ding-yi
Abstract:Aim To research the algorithm of CRC coding based on the arithmetic of modulo 2 for the purpose of decreasing the delay generated in CRC code calculating.Methods Transform the arithmetic of modulo 2 in CRC coding,design a simple and practical coding algorithm without delay.Results A CRC-16 Soft-core was designed and verified by using Verilog HDL which has no delay.Conclusion The Soft-core can be used directly in the transceiver with the CRC-16 verifying circuit.
Keywords:CRC code  CRC-16  Verilog HDL language
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号